低相噪快跳频率合成器
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 引言 | 第9-12页 |
·频率合成器的种类及特点 | 第9-10页 |
·频率合成器的发展及重要性 | 第10页 |
·主要研究内容及创新点 | 第10-12页 |
第二章 频率合成原理 | 第12-25页 |
·直接数字式频率合成 | 第12-16页 |
·直接数字频率合成器原理 | 第12-13页 |
·DDS组成及工作原理 | 第13-14页 |
·DDS输出频谱特性 | 第14页 |
·DAC非线性带来的影响 | 第14-16页 |
·间接式频率合成 | 第16-25页 |
·间接式频率合成基本结构 | 第16-20页 |
·锁相环路的关键技术指标分析 | 第20-22页 |
·VCO噪声对环路噪声的影响 | 第22-23页 |
·间接模拟式频率合成器原理 | 第23-24页 |
·间接数字式频率合成器原理 | 第24-25页 |
第三章 低相噪快跳频率合成器系统设计 | 第25-32页 |
·低相噪快跳频率合成器关键技术指标 | 第25页 |
·基本合成方案的选择 | 第25-28页 |
·DDS输出信号倍频方案 | 第26-27页 |
·DDS输出信号混频方案 | 第27-28页 |
·低相噪快跳频率合成器方案的选取及可行性论证 | 第28-32页 |
·输出信号杂散抑制 | 第29-30页 |
·输出信号相位噪声 | 第30-31页 |
·频率转换时间 | 第31-32页 |
第四章 低相噪快跳频率合成器的实现及调试 | 第32-50页 |
·DDS信号产生 | 第32-36页 |
·DDS芯片的选择 | 第32-34页 |
·DDS频率控制电路 | 第34-35页 |
·DDS基带信号的产生 | 第35-36页 |
·DDS基带信号的测试结果 | 第36页 |
·DDS参考时钟及本振信号的产生 | 第36-43页 |
·参考晶振的选择 | 第37-38页 |
·锁相环的选择 | 第38页 |
·环路滤波及自动捕获电路设计 | 第38-40页 |
·锁定检测电路设计 | 第40页 |
·压控CRO的选择 | 第40-41页 |
·耦合、放大及滤波电路 | 第41-42页 |
·/2分频器的选择 | 第42页 |
·模拟锁相环路的环路调试技术难点 | 第42-43页 |
·模拟锁相环路的测试结果 | 第43页 |
·上变频及滤波放大电路 | 第43-46页 |
·混频器的选择 | 第44页 |
·滤波器的选择 | 第44-45页 |
·放大器的选择 | 第45-46页 |
·输出信号的测试结果 | 第46-49页 |
·项目总结 | 第49-50页 |
第五章 结论 | 第50-51页 |
致谢 | 第51-52页 |
参考文献 | 第52-53页 |
攻硕期间取得的研究成果 | 第53页 |