定时初值为小数的自适应同步时钟系统的研究
摘要 | 第1-4页 |
Abstract | 第4-6页 |
目录 | 第6-8页 |
第1章 绪论 | 第8-14页 |
·研究背景、意义 | 第8-9页 |
·国内外研究现状 | 第9-10页 |
·研究内容 | 第10-11页 |
·具体研究方案 | 第11-14页 |
·时钟模块定时方法分析 | 第11-12页 |
·时钟源的选取 | 第12页 |
·控制算法的选择 | 第12页 |
·总体方案 | 第12-14页 |
第2章 自适应控制介绍 | 第14-19页 |
·基本概念 | 第14-15页 |
·发展与应用 | 第15-16页 |
·主要类型 | 第16-17页 |
·模型参考自适应控制系统 | 第16-17页 |
·自校正控制系统 | 第17页 |
·时钟模块自适应控制方案设计 | 第17-19页 |
第3章 硬件系统设计 | 第19-47页 |
·主控芯片的选择 | 第19-20页 |
·STC89C52RC介绍 | 第20页 |
·单片机基本系统 | 第20-21页 |
·实时时钟芯片介绍 | 第21页 |
·DS1302 介绍 | 第21-25页 |
·DS1302 的读写操作 | 第23页 |
·DS1302 中的寄存器 | 第23-25页 |
·DS1302 模块电路设计 | 第25页 |
·通信模块电路设计 | 第25-30页 |
·单片机串行接口介绍 | 第25-27页 |
·XL02-232AP1 无线收发模块介绍 | 第27-29页 |
·RS-232 串行通信介绍 | 第29-30页 |
·显示电路设计 | 第30-36页 |
·32 个数码管分组 | 第31-33页 |
·数码管驱动电路设计 | 第33-36页 |
·单片机总线设计法 | 第36-43页 |
·总线设计法的原理 | 第36-39页 |
·硬件电路的制作 | 第39-43页 |
·硬件电路的测试 | 第43-47页 |
·短路检测 | 第43-44页 |
·元器件的测试 | 第44页 |
·通信部分测试 | 第44-47页 |
第4章 软件系统设计 | 第47-60页 |
·单片机定时分析 | 第47-51页 |
·CPU定时分析 | 第47页 |
·单片机定时器T0、T1 的功能与应用 | 第47-51页 |
·时钟理论分析 | 第51-56页 |
·定时初值为小数的解决方法 | 第51-52页 |
·晶振频率与标称值不符的解决方法 | 第52-56页 |
·上位机应用软件设计 | 第56-58页 |
·时钟模块程序设计 | 第58-60页 |
第5章 实验过程与数据分析 | 第60-78页 |
·仿真实验 | 第60-65页 |
·定时初值为小数的可行性仿真 | 第60-62页 |
·时钟模块仿真 | 第62-65页 |
·实物实验 | 第65-78页 |
·晶振的测量 | 第65页 |
·没有控制算法的时钟 | 第65-68页 |
·具有自适应控制算法的时钟 | 第68-73页 |
·定时广播下自适应控制实验 | 第73-78页 |
第6章 总结与展望 | 第78-79页 |
·总结 | 第78页 |
·展望 | 第78-79页 |
参考文献 | 第79-83页 |
攻读硕士期间发表论文情况 | 第83-84页 |
致谢 | 第84-85页 |
附录 | 第85-93页 |