摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
表目录 | 第7页 |
图目录 | 第7-9页 |
第1章 绪论 | 第9-22页 |
·视频压缩简介 | 第9-11页 |
·视频混合编码框架 | 第11-13页 |
·最新视频编码标准简介 | 第13-15页 |
·MPEG-4 | 第13页 |
·H.264/AVC | 第13-14页 |
·AVS | 第14-15页 |
·超大规模集成电路(VLSI)设计技术 | 第15-18页 |
·视频编解码芯片设计 | 第18-20页 |
·最新视频标准编码器复杂度分析 | 第18-19页 |
·视频编解码芯片设计 | 第19-20页 |
·本文研究意义和内容安排 | 第20-22页 |
第2章 系统架构设计 | 第22-36页 |
·系统架构设计目标与流水线设计方法 | 第22-24页 |
·编码器系统架构设计分析 | 第24-28页 |
·主要算法模块分析 | 第24-25页 |
·编码器系统架构设计难点 | 第25-28页 |
·AVS编码器系统架构设计 | 第28-35页 |
·算法调整及性能分析 | 第28-31页 |
·AVS编码器系统架构 | 第31-35页 |
·本章小结 | 第35-36页 |
第3章 存储设计 | 第36-48页 |
·存储器件功能简介 | 第36-37页 |
·片外存储 | 第37-42页 |
·DRAM特性简介 | 第37-39页 |
·AVS编码器的片外帧存设计 | 第39-42页 |
·片上存储 | 第42-46页 |
·片上存储简介 | 第42-44页 |
·AVS变长解码码表的存储 | 第44-46页 |
·本章小结 | 第46-48页 |
第4章 算法模块硬件结构设计方法 | 第48-66页 |
·硬件复用 | 第48-52页 |
·硬件复用技术简介 | 第48-49页 |
·帧内预测硬件结构设计 | 第49-52页 |
·速度面积平衡设计 | 第52-64页 |
·速度面积平衡设计方法简介 | 第52-53页 |
·指数哥伦布解码器硬件结构设计 | 第53-56页 |
·基于零预测的残差重建实现方案 | 第56-64页 |
·流水线均衡 | 第64-65页 |
·本章小结 | 第65-66页 |
第5章 多种设计方法综合应用实例——AVS变长编码模块设计 | 第66-81页 |
·AVS变长编码模块功能简介 | 第66页 |
·基于上下文的二维变长编码 | 第66-68页 |
·硬件结构优化目标和设计难点 | 第68-71页 |
·变长编码模块硬件实现 | 第71-79页 |
·码表存储设计 | 第71-74页 |
·变长编码模块系统结构设计 | 第74-76页 |
·GolombProcess模块硬件结构设计 | 第76-77页 |
·BitPacker模块设计 | 第77页 |
·变长编码模块控制器 | 第77-78页 |
·伪起始码处理模块 | 第78-79页 |
·实现结果和分析 | 第79-80页 |
·本章小结 | 第80-81页 |
总结与展望 | 第81-82页 |
参考文献 | 第82-87页 |
作者在攻读硕士学位期间发表和录用的论文 | 第87页 |
作者在攻读硕士学位期间参加的科研工作 | 第87-88页 |
致谢 | 第88页 |