短波软件接收机数字模块的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-14页 |
·软件无线电产生的背景 | 第9-11页 |
·现实需求 | 第9-10页 |
·技术进步 | 第10-11页 |
·软件无线电的研究现状 | 第11-12页 |
·本文的研究内容与结构安排 | 第12-14页 |
第2章 数字下变频模块的FPGA设计与实现 | 第14-35页 |
·数字下变频的理论基础—多速率信号处理 | 第14-18页 |
·整数倍抽取重采样 | 第14-16页 |
·整数倍内插重采样 | 第16-18页 |
·数字下变频的原理及其FPGA实现 | 第18-19页 |
·NCO模块的设计 | 第19-23页 |
·NCO的原理 | 第19-20页 |
·基于镜像算法的NCO设计与实现 | 第20-22页 |
·NCO结果对比 | 第22-23页 |
·CIC模块的设计 | 第23-26页 |
·积分梳状滤波器 | 第23-25页 |
·CIC滤波器的设计与仿真 | 第25-26页 |
·半带抽取滤波器模块的设计 | 第26-29页 |
·半带滤波器的系数计算 | 第26-27页 |
·半带滤波器的仿真 | 第27-29页 |
·FIR整形滤波器 | 第29-30页 |
·数字下变频模块的功能仿真 | 第30-34页 |
·本章小结 | 第34-35页 |
第3章 解调模块及FPGA与ARM的通信 | 第35-48页 |
·2DPSK信号的解调 | 第35页 |
·2DPSK解调模块的FPGA设计与仿真 | 第35-40页 |
·均值模块的设计与仿真 | 第35-37页 |
·延迟模块的设计与仿真 | 第37-38页 |
·定时脉冲提取电路的实现 | 第38-39页 |
·帧同步提取模块的设计与仿真 | 第39-40页 |
·FPGA与ARM的通信 | 第40-47页 |
·UART接口介绍 | 第40-41页 |
·UART波特率产生模块的设计与仿真 | 第41页 |
·UART发送模块和接收模块的FPGA设计与仿真 | 第41-43页 |
·FPGA与ARM的通信协议及设计仿真 | 第43-47页 |
·本章小结 | 第47-48页 |
第4章 短波软件接收机的硬件设计方案 | 第48-64页 |
·芯片选择和系统总体方案介绍 | 第48-50页 |
·时钟分配芯片AD9517_3 | 第50-56页 |
·AD9517_3的主要性能 | 第50页 |
·AD9517_3的基本操作 | 第50-51页 |
·AD9517_3锁相环的设置 | 第51-54页 |
·VCO的校正 | 第54页 |
·AD9517_3的时序控制 | 第54-56页 |
·DDS芯片AD9951 | 第56-60页 |
·AD9951的寄存器和控制时序 | 第56-59页 |
·FPGA控制AD9951 | 第59-60页 |
·A/D转换芯片ADC16V130 | 第60-63页 |
·ADC16V130功能介绍 | 第60-62页 |
·ADC16V130时序控制 | 第62-63页 |
·本章小结 | 第63-64页 |
第5章 系统测试 | 第64-75页 |
·外围芯片的测试 | 第65-70页 |
·AD9517_3的测试 | 第65-68页 |
·AD9951的测试 | 第68-69页 |
·ADC16V130的测试 | 第69-70页 |
·数字下变频模块的测试 | 第70-72页 |
·误码率测试 | 第72-75页 |
·实验室误码率比较 | 第72页 |
·实际接收测试 | 第72-75页 |
第6章 总结与展望 | 第75-77页 |
参考文献 | 第77-79页 |
致谢 | 第79-80页 |