LVDS接收器中时钟数据恢复电路的研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-14页 |
| ·课题的背景和研究的意义 | 第8-12页 |
| ·国内外研究动态 | 第12-13页 |
| ·论文结构和主要内容 | 第13-14页 |
| 2 时钟数据恢复电路概述 | 第14-21页 |
| ·时钟数据恢复的基本问题 | 第14-15页 |
| ·时钟数据恢复的性能衡量 | 第15-17页 |
| ·时钟数据恢复电路的典型结构 | 第17-20页 |
| ·本章小结 | 第20-21页 |
| 3 芯片整体结构 | 第21-25页 |
| ·芯片整体设计目标 | 第21-22页 |
| ·系统结构和原理分析 | 第22-24页 |
| ·芯片系统设计要求 | 第24页 |
| ·本章小结 | 第24-25页 |
| 4 芯片主要模块的研究与设计 | 第25-60页 |
| ·数据边沿产生器 | 第26页 |
| ·边沿检测器 | 第26-30页 |
| ·复位模块 | 第30-31页 |
| ·相位内插器 | 第31-49页 |
| ·采样时钟产生器 | 第49-55页 |
| ·采样及串并转换电路模块 | 第55-56页 |
| ·比较器 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 5 芯片全局仿真及分析 | 第60-69页 |
| ·1.2 GHz 条件下仿真结果及分析 | 第61-65页 |
| ·700 MHz 条件下仿真结果及分析 | 第65-66页 |
| ·175 MHz 条件下仿真结果及分析 | 第66-68页 |
| ·本章小结 | 第68-69页 |
| 6 结论 | 第69-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-73页 |