摘 要 | 第1-6页 |
ABSTRACT | 第6-13页 |
第一章 绪论 | 第13-23页 |
·微电子技术的发展趋势 | 第13-14页 |
·深亚微米技术 | 第13页 |
·片上系统设计技术 | 第13-14页 |
·CDMA及多用户检测技术 | 第14-17页 |
·码分多址技术 | 第14-15页 |
·传统CDMA接收机存在的缺陷 | 第15-16页 |
·多用户检测技术 | 第16-17页 |
·论文的选题背景 | 第17-19页 |
·课题背景 | 第17页 |
·并行部分干扰抵消多用户接收机SOC开发的现状及意义 | 第17-19页 |
·论文的研究工作 | 第19-20页 |
·论文的组织结构 | 第20-23页 |
第二章 扩频技术与码分多址 | 第23-41页 |
·引言 | 第23页 |
·码分多址系统 | 第23-38页 |
·多址通信技术 | 第23-24页 |
·码分多址 | 第24-37页 |
·直接序列扩频系统的抗多径干扰性能 | 第37页 |
·RAKE接收 | 第37-38页 |
·CDMA系统存在的问题 | 第38-39页 |
·本章小结 | 第39-41页 |
第三章 多用户检测理论基础 | 第41-61页 |
·引言 | 第41-42页 |
·多用户检测问题的引入 | 第42-46页 |
·同步DS/CDMA系统模型 | 第42-44页 |
·异步DS/CDMA系统模型 | 第44-46页 |
·多用户检测技术 | 第46-50页 |
·多用户检测技术的发展 | 第47-48页 |
·性能测度 | 第48-50页 |
·多用户检测算法的分类 | 第50-60页 |
·最优多用户接收机 | 第51-52页 |
·次最优多用户接收机 | 第52-60页 |
·本章小结 | 第60-61页 |
第四章 准同步DS/CDMA多用户检测技术 | 第61-69页 |
·介绍 | 第61页 |
·系统模型 | 第61-62页 |
·准同步DS/CDMA多用户检测器 | 第62-68页 |
·准同步DS/CDMA多用户算法 | 第62-64页 |
·准同步多用户检测器性能分析 | 第64-68页 |
·本章小结 | 第68-69页 |
第五章 选通并行部分干扰抵消多用户接收机 | 第69-85页 |
·介绍 | 第69页 |
·系统模型 | 第69-70页 |
·判决统计的偏差分析 | 第70-73页 |
·并行部分干扰抵消多用户检测器 | 第73-74页 |
·选通并行部分干扰抵消多用户检测器 | 第74-78页 |
·选通并行干扰抵消多用户检测算法 | 第74-75页 |
·选通门限的确定 | 第75-76页 |
·选通部分干扰抵消多用户接收机性能分析 | 第76-77页 |
·选通并行部分干扰抵消多用户接收机仿真分析 | 第77-78页 |
·选通部分干扰抵消多用户器相干实现 | 第78-81页 |
·选通部分干扰抵消多用户检测器的非相干实现 | 第81-84页 |
·本章小结 | 第84-85页 |
第六章 量化对多用户检测器的影响 | 第85-110页 |
·介绍 | 第85页 |
·量化理论 | 第85-99页 |
·二进制数的表示及量化误差 | 第85-89页 |
·量化误差的统计分析模型 | 第89-91页 |
·A/D变换中的量化误差 | 第91-92页 |
·量化误差通过线性系统 | 第92-93页 |
·数字系统运算量化误差分析 | 第93-94页 |
·数字系统系数量化效应 | 第94页 |
·数字下变频器的输出量化误差 | 第94-95页 |
·FIR滤波器的输出量化噪声 | 第95-98页 |
·数字匹配滤波器的输出量化噪声 | 第98-99页 |
·并行部分干扰抵消多用户检测器中的量化误差 | 第99-100页 |
·并行部分干扰抵消多用户检测器的量化噪声模型 | 第100-102页 |
·相干选通部分干扰抵消多用户接收机量化噪声模型 | 第102-104页 |
·非相干选通部分干扰抵消多用户接收机量化模型 | 第104-107页 |
·量化对选通并行部分干扰抵消多用户检测器性能的影响 | 第107-108页 |
·减少量化误差对系统的影响 | 第108页 |
·本章小结 | 第108-110页 |
第七章 SOC设计方法 | 第110-123页 |
·引言 | 第110-111页 |
·SOC设计方法与IP核 | 第111-114页 |
·数字系统的设计方法 | 第111-112页 |
·SOC设计方法 | 第112-113页 |
·IP核 | 第113-114页 |
·系统级芯片设计的集成平台方法 | 第114-115页 |
·采用集成平台方法的原因 | 第114-115页 |
·系统级芯片设计集成平台 | 第115页 |
·数字信号处理SOC设计平台 | 第115-122页 |
·硬件平台 | 第116-118页 |
·软件平台 | 第118-120页 |
·DSP实现方案及设计流程 | 第120-122页 |
·本章小结 | 第122-123页 |
第八章 选通并行部分干扰抵消多用户接收机SOC设计实现 | 第123-151页 |
·介绍 | 第123-124页 |
·CDMA扩频遥测系统 | 第124-126页 |
·系统构成 | 第124-125页 |
·系统主要参数选择及部件方案 | 第125-126页 |
·DDS的性能分析 | 第126-131页 |
·DDS的工作原理 | 第126页 |
·理想的DDS的输出频谱 | 第126-128页 |
·实际DDS的杂散输出的来源 | 第128页 |
·相位舍位对DDS输出频谱的影响 | 第128-130页 |
·实验结果 | 第130-131页 |
·高速数字信号处理硬件平台 | 第131-132页 |
·A/D变换器采样频率的选择 | 第131页 |
·A/D变换器字长B的选择 | 第131页 |
·中频采样ADC | 第131-132页 |
·FPGA的选择 | 第132页 |
·选通并行部分干扰抵消多用户接收机模块硬件设计 | 第132-138页 |
·直接序列扩频接收机的SOC设计 | 第138-142页 |
·直接序列扩频接收机SOC构成 | 第139页 |
·直接序列扩频接收机SOC系统仿真 | 第139页 |
·直接序列扩频接收机SOC定点时序仿真 | 第139-140页 |
·实验结果 | 第140-142页 |
·选通并行部分干扰抵消多用户检测器的SOC设计 | 第142-149页 |
·选通并行部分干扰抵消多用户检测器的构成 | 第142-143页 |
·系统仿真 | 第143-144页 |
·定点时序仿真 | 第144-148页 |
·实验结果 | 第148-149页 |
·本章小结 | 第149-151页 |
第九章 总结与展望 | 第151-153页 |
·全文总结 | 第151-152页 |
·展望 | 第152-153页 |
致谢 | 第153-154页 |
参考文献 | 第154-162页 |
作者攻读博士期间撰写的论文及研究工作 | 第162-163页 |