摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-16页 |
1.1 课题的研究背景 | 第9-12页 |
1.1.1 现场总线技术的发展 | 第9-10页 |
1.1.2 工业以太网技术的应用与研究 | 第10页 |
1.1.3 EPA分布式网络控制系统简介 | 第10-12页 |
1.2 本课题研究的研究目标 | 第12-13页 |
1.3 本论文的任务和结构 | 第13-16页 |
1.3.1 任务一——以太网信号传输机理与级联级数的研究 | 第13页 |
1.3.2 任务二——以太网物理层信号处理器设计 | 第13-16页 |
第二章 10M以太网传输与延时机理 | 第16-34页 |
2.1 10M以太网传输机制 | 第16-28页 |
2.1.1 背景知识 | 第16-24页 |
2.1.2 5-4-3原则 | 第24页 |
2.1.3 CSMA/CD(载波监听多路存取和冲突检测) | 第24-28页 |
2.2 5-4-3原理的理论依据和数值分析 | 第28-32页 |
2.3 5-4-3原则在10M以太网中的应用 | 第32-33页 |
2.4 研究结论及本章小结 | 第33-34页 |
第三章 10M以太网信号处理器的开发 | 第34-58页 |
3.1 10M以太网信号处理器的介绍 | 第34-35页 |
3.1.1 对于5-4-3原则的突破 | 第35页 |
3.1.2 解决EPA物理层信号传输问题 | 第35页 |
3.2 10M以太网通讯基础知识 | 第35-37页 |
3.2.1 数据传输速率 | 第35-36页 |
3.2.2 信道容量 | 第36-37页 |
3.2.3 误码率 | 第37页 |
3.3 以太网的信号编码 | 第37-40页 |
3.3.1 非零(NZR NoretumToZero)编码 | 第38页 |
3.3.2 曼彻斯特(Manchester)编码 | 第38-39页 |
3.3.3 差分曼彻斯特(Differential Manchester)编码 | 第39-40页 |
3.4 开发的技术—FPGA技术 | 第40-41页 |
3.5 开发的语言—VERILOG硬件开发语言 | 第41-43页 |
3.5.1 硬件开发语言 | 第41页 |
3.5.2 Verilog硬件开发语言 | 第41-43页 |
3.6 信号处理器的TOP-DOWN设计思路 | 第43-45页 |
3.7 信号处理器的模块化设计 | 第45-47页 |
3.7.1 处理器功能分布 | 第45-46页 |
3.7.2 处理器模块介绍 | 第46-47页 |
3.8 编解码算法及其硬件实现 | 第47-51页 |
3.8.1 解码算法及其硬件实现 | 第47-50页 |
3.8.2 编码算法及其硬件算法 | 第50-51页 |
3.9 CRC-32算法及其硬件实现 | 第51-53页 |
3.10 其他功能模块 | 第53-54页 |
3.10.1 控制模块 | 第53页 |
3.10.2 FIFO | 第53-54页 |
3.11 信号处理器功能仿真与测试 | 第54-56页 |
3.12 开发设计体会与本章小结 | 第56-58页 |
第四章 总线供电的研究与开发 | 第58-64页 |
4.1 POE以太网供电系统介绍 | 第58-59页 |
4.2 POE以太网供电的优点 | 第59页 |
4.3 POE以太网供电方式 | 第59-61页 |
4.4 以太网供电工作过程 | 第61-62页 |
4.5 以太网供电技术在EPA设备中的应用 | 第62页 |
4.6 本章小结 | 第62-64页 |
第五章 工作总结与展望 | 第64-66页 |
5.1 课题研究总结 | 第64页 |
5.2 进一步研究方向 | 第64-66页 |
参考文献 | 第66-68页 |
致谢 | 第68-69页 |
作者攻读硕士期间发表的论文和科研 | 第69页 |