首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--自动控制、自动控制系统论文

基于FPGA技术的以太网物理层信号处理器的研究与开发

摘要第1-5页
ABSTRACT第5-9页
第一章 绪论第9-16页
 1.1 课题的研究背景第9-12页
  1.1.1 现场总线技术的发展第9-10页
  1.1.2 工业以太网技术的应用与研究第10页
  1.1.3 EPA分布式网络控制系统简介第10-12页
 1.2 本课题研究的研究目标第12-13页
 1.3 本论文的任务和结构第13-16页
  1.3.1 任务一——以太网信号传输机理与级联级数的研究第13页
  1.3.2 任务二——以太网物理层信号处理器设计第13-16页
第二章 10M以太网传输与延时机理第16-34页
 2.1 10M以太网传输机制第16-28页
  2.1.1 背景知识第16-24页
  2.1.2 5-4-3原则第24页
  2.1.3 CSMA/CD(载波监听多路存取和冲突检测)第24-28页
 2.2 5-4-3原理的理论依据和数值分析第28-32页
 2.3 5-4-3原则在10M以太网中的应用第32-33页
 2.4 研究结论及本章小结第33-34页
第三章 10M以太网信号处理器的开发第34-58页
 3.1 10M以太网信号处理器的介绍第34-35页
  3.1.1 对于5-4-3原则的突破第35页
  3.1.2 解决EPA物理层信号传输问题第35页
 3.2 10M以太网通讯基础知识第35-37页
  3.2.1 数据传输速率第35-36页
  3.2.2 信道容量第36-37页
  3.2.3 误码率第37页
 3.3 以太网的信号编码第37-40页
  3.3.1 非零(NZR NoretumToZero)编码第38页
  3.3.2 曼彻斯特(Manchester)编码第38-39页
  3.3.3 差分曼彻斯特(Differential Manchester)编码第39-40页
 3.4 开发的技术—FPGA技术第40-41页
 3.5 开发的语言—VERILOG硬件开发语言第41-43页
  3.5.1 硬件开发语言第41页
  3.5.2 Verilog硬件开发语言第41-43页
 3.6 信号处理器的TOP-DOWN设计思路第43-45页
 3.7 信号处理器的模块化设计第45-47页
  3.7.1 处理器功能分布第45-46页
  3.7.2 处理器模块介绍第46-47页
 3.8 编解码算法及其硬件实现第47-51页
  3.8.1 解码算法及其硬件实现第47-50页
  3.8.2 编码算法及其硬件算法第50-51页
 3.9 CRC-32算法及其硬件实现第51-53页
 3.10 其他功能模块第53-54页
  3.10.1 控制模块第53页
  3.10.2 FIFO第53-54页
 3.11 信号处理器功能仿真与测试第54-56页
 3.12 开发设计体会与本章小结第56-58页
第四章 总线供电的研究与开发第58-64页
 4.1 POE以太网供电系统介绍第58-59页
 4.2 POE以太网供电的优点第59页
 4.3 POE以太网供电方式第59-61页
 4.4 以太网供电工作过程第61-62页
 4.5 以太网供电技术在EPA设备中的应用第62页
 4.6 本章小结第62-64页
第五章 工作总结与展望第64-66页
 5.1 课题研究总结第64页
 5.2 进一步研究方向第64-66页
参考文献第66-68页
致谢第68-69页
作者攻读硕士期间发表的论文和科研第69页

论文共69页,点击 下载论文
上一篇:利用RNA干扰技术靶向Survivin促进云南个旧肺鳞癌细胞株YTMLC和HeLa细胞凋亡的研究
下一篇:甲肝病毒L-8株单克隆抗体的制备与鉴定