| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第一章 绪论 | 第11-19页 |
| ·超高速无线通信系统的发展 | 第11-13页 |
| ·超高速无线通信系统关键技术概述 | 第13-14页 |
| ·课题来源 | 第14-16页 |
| ·文章结构 | 第16-19页 |
| 第二章 超高速无线通信系统的系统设计 | 第19-31页 |
| ·系统演示场景 | 第19-20页 |
| ·系统参数设计 | 第20-24页 |
| ·PHY链路结构 | 第21页 |
| ·系统参数与帧结构设计 | 第21-24页 |
| ·系统协议框架设计 | 第24-28页 |
| ·系统协议概览 | 第24-26页 |
| ·MAC层协议概述 | 第26页 |
| ·MAC协议实现结构 | 第26-28页 |
| ·系统硬件架构设计 | 第28-31页 |
| ·FPGA在高速无线通信系统中的应用 | 第28-29页 |
| ·基于FPGA的系统硬件架构设计 | 第29-31页 |
| 第三章 超高速无线通信系统中LDPC编译码的设计与实现 | 第31-55页 |
| ·LDPC码的发展 | 第31-32页 |
| ·二进制LDPC码的编译码算法 | 第32-43页 |
| ·二进制LDPC码的编码算法 | 第32-35页 |
| ·LDPC码的译码算法 | 第35-43页 |
| ·LDPC译码算法硬件实现 | 第43-52页 |
| ·LDPC译码模块硬件实现框架 | 第43-47页 |
| ·三重准并行译码架构 | 第47-52页 |
| ·LDPC译码算法硬件测试 | 第52-55页 |
| ·LDPC译码算法仿真测试 | 第52-53页 |
| ·吞吐量计算 | 第53-55页 |
| 第四章 超高速无线通信系统中MAC-PHY接口的设计 | 第55-71页 |
| ·MAC-PHY接口技术概述 | 第55-58页 |
| ·硬件接口协议 | 第58-61页 |
| ·FPGA片间接口协议LVDS | 第58页 |
| ·FPGA板间接口协议AURORA | 第58-59页 |
| ·PCIe总线和DDR3存储器概述 | 第59-61页 |
| ·MAC-PHY工作流程 | 第61-71页 |
| ·AP端MAC-PHY接口模块设计 | 第62-66页 |
| ·MT端MAC-PHY接口模块设计 | 第66-71页 |
| 第五章 总结与展望 | 第71-73页 |
| 参考文献 | 第73-77页 |
| 致谢 | 第77-79页 |
| 作者攻读学位期间发表的学术论文 | 第79页 |