第1章 绪论 | 第1-18页 |
1.1 概述 | 第8-9页 |
1.2 高速多通道数据采集系统概述 | 第9-10页 |
1.3 数字信号处理器(DSP)概述 | 第10-11页 |
1.4 PCI总线技术概述 | 第11-15页 |
1.4.1 ISA总线及其接口技术 | 第12页 |
1.4.2 PCI总线及其接口控制技术 | 第12-15页 |
1.5 可编程专用集成电路(ASIC)器件概述 | 第15-17页 |
1.6 本论文主要研究内容 | 第17-18页 |
第2章 系统硬件接口设计与实现 | 第18-39页 |
2.1 引言 | 第18页 |
2.2 TMS320C54X系列DSP简介 | 第18-21页 |
2.3 TMS320C54X主机接口技术(HPI) | 第21-22页 |
2.4 PCI总线接口技术 | 第22-33页 |
2.4.1 PCI接口芯片S5933简介 | 第23-26页 |
2.4.2 S5933外加接口 | 第26-33页 |
2.4.2.1 FIFO通道 | 第27-29页 |
2.4.2.2 PASS-THRU通道 | 第29-32页 |
2.4.2.3 中断的设置与产生 | 第32页 |
2.4.2.4 使用S5933的PCI接口初始化 | 第32-33页 |
2.5 ADC接口技术 | 第33-35页 |
2.5.1 AD9225简介 | 第33页 |
2.5.2 ADC接口设计 | 第33-35页 |
2.6 单片机AduC812接口简介 | 第35-36页 |
2.7 系统中FPGA的使用 | 第36-38页 |
2.7.1 FLEX1OK系列FPGA简介 | 第36-37页 |
2.7.2 FPGA的在线编程 | 第37-38页 |
2.8 本章小结 | 第38-39页 |
第3章 系统软件接口设计与实现 | 第39-52页 |
3.1 引言 | 第39页 |
3.2 DSP软件引导 | 第39-43页 |
3.2.1 BOOTLOADER引导模式选择 | 第40-42页 |
3.2.2 主机接口(HPI)引导模式 | 第42页 |
3.2.3 8位并行存储器引导模式 | 第42页 |
3.2.4 16位/8位并行I/O引导模式 | 第42-43页 |
3.3 PCI驱动程序设计 | 第43-50页 |
3.3.1 Windows.9x的虚拟环境 | 第44-45页 |
3.3.2 驱动程序的模式 | 第45-46页 |
3.3.3 PCI设备驱动程序的开发 | 第46-50页 |
3.4 用户应用软件接口 | 第50-51页 |
3.5 本章小结 | 第51-52页 |
第4章 系统的应用—频率估计方法研究 | 第52-64页 |
4.1 引言 | 第52-53页 |
4.2 过零检测频率估计法 | 第53-55页 |
4.3 复协方差频率估计法 | 第55-57页 |
4.4 准正交采样法 | 第57-58页 |
4.5 过零检测频率估计法的仿真与应用 | 第58-63页 |
4.5.1 过零检测频率估计法的计算机仿真结果 | 第58-61页 |
4.5.2 信号采集和速度估算结果 | 第61-63页 |
4.6 本章小结 | 第63-64页 |
结论 | 第64-66页 |
参考文献 | 第66-69页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第69-70页 |
致谢 | 第70页 |