| 摘要 | 第1-8页 |
| ABSTRACT | 第8-12页 |
| 第1章 绪论 | 第12-16页 |
| ·研究背景 | 第12-13页 |
| ·研究现状 | 第13-14页 |
| ·研究内容 | 第14-15页 |
| ·本章小结 | 第15-16页 |
| 第2章 相关技术背景介绍 | 第16-32页 |
| ·基于计算机的算法和FPGA中的数 | 第16-18页 |
| ·适用于计算机的算法 | 第16页 |
| ·定点数规范 | 第16-18页 |
| ·二进制的硬件运算 | 第18-21页 |
| ·二进制加减法器 | 第18-20页 |
| ·二进制乘法器 | 第20-21页 |
| ·中频数字化技术 | 第21-31页 |
| ·采样 | 第22-25页 |
| ·多速率信号处理 | 第25-31页 |
| ·本章小结 | 第31-32页 |
| 第3章 数字前端下变频部分的算法优化和实现 | 第32-57页 |
| ·CORDIC算法 | 第32-44页 |
| ·概述 | 第32-33页 |
| ·算法的原理 | 第33-36页 |
| ·CORDIC的硬件映射 | 第36-37页 |
| ·基于MATLAB SIMULINK的数字信号处理设计 | 第37-39页 |
| ·基于CORDIC的数字变频部分设计 | 第39-44页 |
| ·改进的CORDIC算法 | 第44-56页 |
| ·一些改进的CORDIC算法 | 第44页 |
| ·CORDIC在数控振荡器中的应用 | 第44-46页 |
| ·改进CORDIC抑制相位截断寄生分量 | 第46-50页 |
| ·进一步对幅度校正 | 第50-56页 |
| ·本章小结 | 第56-57页 |
| 第4章 高效数字滤波器组的设计和实现 | 第57-73页 |
| ·抽取系统的最前端 | 第57-63页 |
| ·移动平均FIR滤波器 | 第57页 |
| ·积分梳状滤波结构 | 第57-60页 |
| ·级联积分梳状滤波的设计考量和资源使角 | 第60-63页 |
| ·HB滤波器模块的设计 | 第63-67页 |
| ·适合抽取的滤波特性和实时特性 | 第63-64页 |
| ·硬件实现结构 | 第64-67页 |
| ·输出级FIR滤波器的设计 | 第67-72页 |
| ·与通用DSP比较 | 第67-68页 |
| ·几种可行的FIR实现结构 | 第68-72页 |
| ·本章小结 | 第72-73页 |
| 第5章 数字前端下行链路的系统集成和实现 | 第73-85页 |
| ·系统的架构 | 第73页 |
| ·概览 | 第73页 |
| ·系统建模和各个模块的实现 | 第73-81页 |
| ·输入上行数据链路 | 第73-75页 |
| ·数字前端的下行数据链路 | 第75-81页 |
| ·数字前端系统集成 | 第81-84页 |
| ·本章小结 | 第84-85页 |
| 第6章 总结与展望 | 第85-86页 |
| 附录 | 第86-87页 |
| 参考文献 | 第87-90页 |
| 后记 | 第90页 |