首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

10位60MSPS流水线ADC的研究和设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-9页
   ·概述第7页
   ·ADC的应用及国内外研究状况第7-8页
   ·本论文的主要工作及内容安排第8-9页
第二章 高速模数转换器的结构介绍第9-21页
   ·模数转换器的结构第9-13页
     ·快闪模数转换器(Flash ADC)第9-10页
     ·两阶段模数转换器(Two-step ADC)第10-11页
     ·流水线模数转换器(Pipelined ADC)第11-12页
     ·分时并行模数转换器(Time-Interleaved Parallel)第12-13页
   ·数字校正算法的原理第13-16页
   ·模数转换器的性能参数第16-19页
     ·分辨率(Resolution)第16页
     ·信噪比(SNR Signal to noise ratio)第16-17页
     ·信噪失真比SNDR(Signal to Noise and Distortion Ratio)第17-18页
     ·有效位数ENOB(Effective Number of Bits)第18页
     ·非线性(Nonlinearity)第18-19页
     ·无杂散动态范围SFDR(Spurious Free Dynamic Range)第19页
   ·小结第19-21页
第三章 流水线ADC的基本理论和原理第21-31页
   ·流水线ADC的结构和工作原理第21-24页
     ·流水线ADC的工作原理第21-22页
     ·子转换级的传递函数第22-23页
     ·子转换级分辨率的选择第23-24页
   ·流水线ADC的误差来源第24-28页
     ·电容不匹配第24-25页
     ·比较器误差第25页
     ·热噪声误差第25-26页
     ·开关的电荷注入和时钟馈通效应第26-27页
     ·运放的有限开环增益误差第27-28页
   ·整体电路实现方案第28-31页
第四章 流水线ADC电路分析设计和仿真结果第31-59页
   ·高性能运算放大器的设计第31-39页
     ·运算放大器性能参数的估算第31-33页
     ·运算放大器结构的选择第33-35页
     ·共模反馈电路的设计第35-36页
     ·辅助运放的设计第36-38页
     ·运放偏置电路的设计第38-39页
   ·采样保持电路的设计第39-46页
     ·底极板采样技术第39-40页
     ·采样保持电路的结构第40-41页
     ·电容翻转结构的采样保持电路分析第41-43页
     ·采样电容的取值第43页
     ·采样开关第43-45页
     ·采样保持电路的仿真结果第45-46页
   ·子转换级电路的设计第46-53页
     ·子ADC和子DAC的设计第47-50页
     ·级间增益电路的设计第50-53页
   ·时钟产生电路的设计第53-54页
   ·数字校正电路的设计第54-56页
   ·辅助电路的设计第56-57页
   ·小结第57-59页
第五章 结论第59-61页
   ·总结第59页
   ·未来研究方向第59-61页
致谢第61-63页
参考文献第63-65页
附录 运算放大器的性能参数和仿真电路第65-68页

论文共68页,点击 下载论文
上一篇:4GHz频率合成器的研究与设计
下一篇:DOE在工艺优化和电路优化设计中的应用研究