中文提要 | 第1-5页 |
Abstract | 第5-9页 |
序言 | 第9-11页 |
一、概述 | 第11-16页 |
·测量原理 | 第11-16页 |
·测频法 | 第11-12页 |
·测周期法 | 第12-13页 |
·等精度测频原理 | 第13-16页 |
二、方案设计 | 第16-19页 |
·基于单片机的方案 | 第16页 |
·基于CPLD 的方案 | 第16页 |
·基于CPLD 和单片机的方案 | 第16页 |
·方案的论证与选择 | 第16-19页 |
三、硬件电路设计 | 第19-31页 |
·信号输入电路设计 | 第19-21页 |
·低噪声放大电路 | 第19-20页 |
·信号波形整形 | 第20-21页 |
·CPLD 模块 | 第21-25页 |
·EPM240T100 芯片简介 | 第21-24页 |
·CPLD 小系统设计 | 第24-25页 |
·单片机模块 | 第25-27页 |
·STC12LE1052 芯片简介 | 第25-26页 |
·MCU 小系统设计 | 第26-27页 |
·标准信号产生模块 | 第27-28页 |
·键盘档位电路 | 第28-29页 |
·显示模块 | 第29-30页 |
·电源模块 | 第30-31页 |
四、系统软件设计 | 第31-61页 |
·QuartusII 概述~([12]) | 第31-33页 |
·QuartuII 使用VHDL 实现系统功能的全过程 | 第33-35页 |
·电子系统的设计方法 | 第33页 |
·“自顶向下”与自底向上”的设计方法~([13]) | 第33-35页 |
·VHDL 语言简介 | 第35页 |
·本系统CPLD 模块的程序设计 | 第35-59页 |
·信号源模块 | 第35-37页 |
·分频器 | 第37-40页 |
·测频控制信号产生器 | 第40-43页 |
·锁存器 | 第43-45页 |
·十进制计数器 | 第45-48页 |
·BCD 七段译码器 | 第48-55页 |
·键盘档位译码模块设计 | 第55-57页 |
·频率计顶层模块设计 | 第57-59页 |
·单片机控制部分软件编程 | 第59-61页 |
五、调试 | 第61-62页 |
·硬件电路的调试 | 第61页 |
·软件调试 | 第61页 |
·调试总结 | 第61-62页 |
结论 | 第62-64页 |
参考文献 | 第64-65页 |
攻读硕士期间公开发表的论文 | 第65-66页 |
附录 | 第66-67页 |
致谢 | 第67-68页 |