基于FPGA的图像处理系统设计方法研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-14页 |
·课题来源及研究的目的和意义 | 第9-13页 |
·图像处理技术的历史和研究现状 | 第10-11页 |
·基于FPGA 的图像处理系统研究现状 | 第11-13页 |
·本文的研究内容与结构 | 第13-14页 |
第2章 图像处理系统硬件平台 | 第14-24页 |
·FPGA 主处理芯片选型 | 第14-16页 |
·图像处理平台的硬件总体结构和固件框架 | 第16-18页 |
·数字视频接口与存储器接口的实现 | 第18-22页 |
·数字视频接口设计 | 第18-19页 |
·DDR II 高速图像数据缓冲 | 第19-21页 |
·非易失性配置存储器 | 第21-22页 |
·硬件在环仿真设计 | 第22-23页 |
·本章小结 | 第23-24页 |
第3章 图像处理方法的FPGA 实现 | 第24-35页 |
·多级流水线和并行设计思想 | 第24-25页 |
·中值滤波 | 第25-30页 |
·中值滤波的FPGA 实现 | 第25-27页 |
·FPGA 中值滤波结果分析 | 第27-29页 |
·中值滤波的算法性能分析 | 第29-30页 |
·最小值滤波和最大值滤波 | 第30-31页 |
·最小值和最大值滤波的实现 | 第30页 |
·处理结果及性能分析 | 第30-31页 |
·Sobel 滤波算法 | 第31-34页 |
·Sobel 算法的实现 | 第32-34页 |
·处理结果及性能分析 | 第34页 |
·本章小结 | 第34-35页 |
第4章 基于可重构计算的图像处理 | 第35-53页 |
·基于FPGA 的可重构计算 | 第35-38页 |
·可重构计算方法 | 第35-37页 |
·微处理器与可重构计算单元的耦合 | 第37-38页 |
·基于可重构计算的联通域分析方法 | 第38-46页 |
·联通域分析方法实现原理 | 第39-41页 |
·基于可重构计算的联通域分析单元设计 | 第41-43页 |
·基于可重构计算的联通域分析性能分析 | 第43-46页 |
·FPGA 重配置实现及性能分析 | 第46-52页 |
·重配置方式选择 | 第47页 |
·重配置具体实现 | 第47-49页 |
·重构控制软件设计 | 第49-50页 |
·重构性能测试 | 第50-52页 |
·本章小结 | 第52-53页 |
结论 | 第53-54页 |
参考文献 | 第54-58页 |
攻读学位期间发表的学术论文 | 第58-60页 |
致谢 | 第60页 |