摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-17页 |
1.1 课题背景及研究目的和意义 | 第9-10页 |
1.2 IEEE1394 概述及相关技术研究现状 | 第10-15页 |
1.2.1 IEEE1394 概述 | 第10-11页 |
1.2.2 IEEE1394 总线技术国外研究现状 | 第11-13页 |
1.2.3 IEEE1394 总线技术国内研究现状 | 第13-15页 |
1.3 光纤通道概述 | 第15页 |
1.4 本文的研究内容与结构 | 第15-17页 |
第2章 模块总体方案设计 | 第17-23页 |
2.1 设计需求分析 | 第17-19页 |
2.1.1 主要功能和技术指标 | 第17-18页 |
2.1.2 需求分析 | 第18-19页 |
2.2 总体方案设计 | 第19-22页 |
2.2.1 硬件方案 | 第20页 |
2.2.2 软件方案 | 第20-22页 |
2.3 本章小结 | 第22-23页 |
第3章 硬件关键技术研究 | 第23-51页 |
3.1 硬件功能概述 | 第23-24页 |
3.2 基于Pspice的光电匹配电路仿真 | 第24-28页 |
3.2.1 光模块接口设计 | 第24-25页 |
3.2.2 匹配电路设计 | 第25-26页 |
3.2.3 PSpice电路仿真 | 第26-28页 |
3.3 基于片上系统的PCI总线控制器设计 | 第28-35页 |
3.3.1 PCI总线控制器设计 | 第28-32页 |
3.3.2 PCI总线控制器与设备间数据传输方法 | 第32-34页 |
3.3.3 片上系统的PCI总线的母板环境设计 | 第34-35页 |
3.4 IEEE1394b映射光纤通道IP核设计 | 第35-42页 |
3.4.1 协议映射原理 | 第35-37页 |
3.4.2 映射逻辑实现 | 第37-38页 |
3.4.3 组帧发送逻辑 | 第38-40页 |
3.4.4 接收拆分逻辑 | 第40-42页 |
3.5 其它硬件设计技术 | 第42-50页 |
3.5.1 IEEE1394b链路层和物理层电路 | 第42-45页 |
3.5.2 存储单元逻辑开发 | 第45-47页 |
3.5.3 高速串行数据接口设计 | 第47-49页 |
3.5.4 PCB设计注意事项 | 第49-50页 |
3.6 本章小结 | 第50-51页 |
第4章 软件设计 | 第51-67页 |
4.1 软件功能概述 | 第51页 |
4.2 基于软核Nios II的IEEE1394b驱动程序设计 | 第51-60页 |
4.2.1 IEEE1394b驱动程序流程 | 第52-54页 |
4.2.2 IEEE1394b链路层初始化程序 | 第54-56页 |
4.2.3 描述符链表填充程序 | 第56-58页 |
4.2.4 DMA寄存器控制程序 | 第58-60页 |
4.3 应用程序设计 | 第60-66页 |
4.3.1 应用程序流程 | 第60-63页 |
4.3.2 命令参数模块 | 第63-64页 |
4.3.3 原始数据模块 | 第64页 |
4.3.4 数据存储模块 | 第64-65页 |
4.3.5 数据分析模块 | 第65-66页 |
4.4 本章小结 | 第66-67页 |
第5章 功能测试与分析 | 第67-80页 |
5.1 测试环境 | 第67-68页 |
5.2 测试方案 | 第68-70页 |
5.2.1 嵌入式IEEE1394b光纤通讯测试方案 | 第68-69页 |
5.2.2 IEEE1394b映射光纤通道协议IP核测试 | 第69-70页 |
5.3 嵌入式IEEE1394b光纤通讯测试结果分析 | 第70-76页 |
5.3.1 基本功能测试步骤及结果分析 | 第70-73页 |
5.3.2 速率测试步骤及结果分析 | 第73-75页 |
5.3.3 误码率测试步骤及结果分析 | 第75页 |
5.3.4 传输长度测试步骤及结果分析 | 第75-76页 |
5.4 IEEE1394b映射光纤通道协议测试结果分析 | 第76-79页 |
5.4.1 基本功能测试 | 第76-78页 |
5.4.2 映射延时测试 | 第78-79页 |
5.5 功能测试总结 | 第79页 |
5.6 本章小结 | 第79-80页 |
结论 | 第80-81页 |
参考文献 | 第81-86页 |
附录 | 第86-87页 |
攻读硕士学位期间发表的论文及其它成果 | 第87-89页 |
致谢 | 第89页 |