基于PCI Express总线的加密系统设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 课题背景及研究目的和意义 | 第9-10页 |
1.2 国内外研究现状分析 | 第10-13页 |
1.2.1 安全加密技术 | 第10-12页 |
1.2.2 高速传输总线技术 | 第12页 |
1.2.3 加密设备技术 | 第12-13页 |
1.3 本文主要研究内容 | 第13页 |
1.4 论文结构安排 | 第13-15页 |
第2章 基于硬件加速的加密系统 | 第15-27页 |
2.1 加密系统的整体方案 | 第15页 |
2.2 硬件加密设备介绍 | 第15-23页 |
2.2.1 PCIe总线概述 | 第16-18页 |
2.2.2 加密算法概述 | 第18-23页 |
2.3 驱动及应用软件介绍 | 第23-26页 |
2.3.1 驱动程序 | 第23-25页 |
2.3.2 控制软件 | 第25-26页 |
2.4 本章小结 | 第26-27页 |
第3章 加密系统的硬件设计 | 第27-57页 |
3.1 硬件系统设计方案 | 第27-28页 |
3.2 PCIe总线模块的硬件实现 | 第28-46页 |
3.2.1 数据转换模块 | 第29-33页 |
3.2.2 接口控制模块 | 第33-46页 |
3.3 密码运算模块的硬件实现 | 第46-56页 |
3.3.1 DES加密模块 | 第46-49页 |
3.3.2 RSA加密模块 | 第49-54页 |
3.3.3 联合加密设计 | 第54-56页 |
3.4 本章小结 | 第56-57页 |
第4章 功能仿真与硬件测试评估 | 第57-68页 |
4.1 密码运算模块验证 | 第57-59页 |
4.1.1 DES功能仿真 | 第57页 |
4.1.2 RSA功能仿真 | 第57-59页 |
4.2 PCIe密码卡设备功能仿真 | 第59-63页 |
4.2.1 仿真平台搭建 | 第59-60页 |
4.2.2 功能验证 | 第60-63页 |
4.3 系统功能测试与性能评估 | 第63-67页 |
4.3.1 硬件系统搭建 | 第63-64页 |
4.3.2 功能测试 | 第64-66页 |
4.3.3 性能分析 | 第66-67页 |
4.4 本章小结 | 第67-68页 |
第5章 软件设计与系统测试 | 第68-80页 |
5.1 上位机软件开发 | 第68-78页 |
5.1.1 驱动程序设计 | 第68-71页 |
5.1.2 控制软件设计 | 第71-77页 |
5.1.3 功能测试 | 第77-78页 |
5.2 系统功能测试验证 | 第78-79页 |
5.3 设备性能评估 | 第79页 |
5.4 本章小结 | 第79-80页 |
结论 | 第80-81页 |
参考文献 | 第81-85页 |
攻读学位期间发表的学术论文 | 第85-87页 |
致谢 | 第87页 |