基于FPGA的多路高速串口设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-15页 |
·研究背景 | 第7页 |
·国内研究现状 | 第7-8页 |
·论文的主要工作 | 第8-9页 |
·相关技术 | 第9-15页 |
·DSP特点及其结构 | 第9-10页 |
·FPGA相关技术及开发流程 | 第10-15页 |
第二章 DSP+FPGA系统总体构架 | 第15-25页 |
·系统总体构架设计 | 第15-16页 |
·FPGA逻辑结构设计 | 第16-18页 |
·FPGA器件选型 | 第16-17页 |
·FPGA内部逻辑结构 | 第17-18页 |
·DSP与FPGA的交互 | 第18-23页 |
·DSP的EMIF接口初始化 | 第18-20页 |
·FPGA功能接口设计 | 第20-23页 |
·本章小结 | 第23-25页 |
第三章 基于FPGA多路高速串口设计 | 第25-41页 |
·缓存的设计与实现 | 第25-29页 |
·双端口RAM的设计与实现 | 第25-27页 |
·FIFO的设计与实现 | 第27-29页 |
·串口模块总体结构 | 第29-34页 |
·串口发送模块设计 | 第32-33页 |
·串口接收模块设计 | 第33-34页 |
·FPGA发送及接收数据仿真验证 | 第34-38页 |
·发送模块的仿真测试 | 第34-36页 |
·接收模块的仿真测试 | 第36-37页 |
·接收发送模块的仿真测试 | 第37-38页 |
·FPGA时钟可靠性 | 第38-40页 |
·本章小结 | 第40-41页 |
第四章 扩展模块设计与实现 | 第41-49页 |
·AD控制模块设计 | 第41-44页 |
·DA控制模块设计 | 第44-47页 |
·开关量控制模块设计 | 第47-48页 |
·本章小结 | 第48-49页 |
第五章 DSP软件初始化及FPGA下载配置 | 第49-55页 |
·DSP软件系统的初始化设计 | 第49-52页 |
·FPGA下载配置 | 第52-54页 |
·本章小结 | 第54-55页 |
第六章 结论与展望 | 第55-57页 |
致谢 | 第57-59页 |
参考文献 | 第59-60页 |