10MHz到10GHz信号源的设计与实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-14页 |
| 1.1 信号源简介 | 第10页 |
| 1.2 频率合成技术简介 | 第10-11页 |
| 1.3 国内外发展动态 | 第11-13页 |
| 1.4 本文的主要工作 | 第13-14页 |
| 第二章 信号源基础技术 | 第14-43页 |
| 2.1 锁相频率合成技术 | 第14-26页 |
| 2.1.1 锁相环的基本原理 | 第14-19页 |
| 2.1.2 锁相环的线性分析 | 第19-24页 |
| 2.1.3 锁相环的相位噪声分析 | 第24-26页 |
| 2.2 直接数字频率合成技术 | 第26-34页 |
| 2.2.1 DDS的组成及工作原理 | 第26-27页 |
| 2.2.2 DDS的频谱特性分析 | 第27-34页 |
| 2.3 混合频率合成技术 | 第34-39页 |
| 2.3.1 DDS与PLL环外混频 | 第34-35页 |
| 2.3.2 PLL内嵌DDS | 第35-36页 |
| 2.3.3 DDS激励PLL | 第36-37页 |
| 2.3.4 混合环的相位噪声分析 | 第37-39页 |
| 2.4 滤波器技术 | 第39-42页 |
| 2.5 本章小结 | 第42-43页 |
| 第三章 10MHz到 10GHz信号源的电路设计 | 第43-58页 |
| 3.1 信号源的系统构成 | 第43-45页 |
| 3.2 1GHz参考源的电路设计 | 第45-47页 |
| 3.3 DDS电路的设计 | 第47-49页 |
| 3.4 4~8GHz频率合成器的电路设计 | 第49-51页 |
| 3.5 滤波器的电路设计 | 第51-54页 |
| 3.6 其它电路的设计 | 第54页 |
| 3.7 电磁兼容设计 | 第54-55页 |
| 3.8 信号源输出相噪分析 | 第55-57页 |
| 3.9 本章小结 | 第57-58页 |
| 第四章 10MHz到 10GHz信号源的测试 | 第58-79页 |
| 4.1 1GHz参考源的测试 | 第58-60页 |
| 4.2 4~8GHz频率合成器的测试 | 第60-62页 |
| 4.3 整机测试 | 第62-78页 |
| 4.4 本章小结 | 第78-79页 |
| 第五章 结论 | 第79-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-83页 |
| 攻硕期间取得的研究成果 | 第83-84页 |