非接触式IC卡读写器中I~2C总线接口的开发与验证
摘要 | 第4-5页 |
Abstract | 第5页 |
1 引言 | 第6-8页 |
1.1 课题研究背景 | 第6-7页 |
1.2 课题目的及意义 | 第7页 |
1.3 论文内容安排 | 第7-8页 |
2 非接触式IC卡技术 | 第8-13页 |
2.1 IC卡的分类 | 第8-9页 |
2.2 非接触式IC卡及读写器 | 第9-11页 |
2.2.1 读写器的硬件设计 | 第9-10页 |
2.2.2 读写器的软件设计 | 第10-11页 |
2.3 非接触式IC卡的技术优势 | 第11-12页 |
2.4 本章小结 | 第12-13页 |
3 I~2C总线概述 | 第13-17页 |
3.1 I~2C总线基本概念 | 第13-14页 |
3.2 I~2C总线结构及工作原理 | 第14-16页 |
3.3 I~2C总线的特点及优势 | 第16页 |
3.4 本章小结 | 第16-17页 |
4 FM320芯片及其I~2C总线接口模块 | 第17-39页 |
4.1 FM320芯片电路结构 | 第18-20页 |
4.2 FM320芯片通讯功能 | 第20-22页 |
4.3 FM320中I2C总线接口电路设计 | 第22-31页 |
4.3.1 控制逻辑电路 | 第23-25页 |
4.3.2 开始停止信号检测电路 | 第25-26页 |
4.3.3 地址线匹配电路 | 第26-27页 |
4.3.4 数据串并转换电路 | 第27-29页 |
4.3.5 高速模式切换电路 | 第29-31页 |
4.4 FM320中的I~2C总线接口功能 | 第31-38页 |
4.4.1 数据有效性 | 第31页 |
4.4.2 START和STOP条件 | 第31-32页 |
4.4.3 传输字节格式 | 第32页 |
4.4.4 确认位 | 第32-33页 |
4.4.5 7位地址 | 第33-34页 |
4.4.6 寄存器写访问 | 第34页 |
4.4.7 寄存器读访问 | 第34-35页 |
4.4.8 高速模式 | 第35-36页 |
4.4.9 高速模式下的串行数据传输格式 | 第36-37页 |
4.4.10 F/S模式与HS模式间转换 | 第37-38页 |
4.5 本章小结 | 第38-39页 |
5 I~2C接口验证及结果分析 | 第39-63页 |
5.1 功能仿真验证方法 | 第39-52页 |
5.1.1 功能仿真验证Testbench | 第41-46页 |
5.1.2 功能仿真验证Testcase | 第46-52页 |
5.2 功能仿真验证结果分析 | 第52-59页 |
5.2.1 验证结果波形输出 | 第52-55页 |
5.2.2 验证结果终端输出 | 第55-58页 |
5.2.3 验证过程中的问题 | 第58-59页 |
5.3 硬件FPGA验证及结果分析 | 第59-62页 |
5.3.1 寄存器测试 | 第60-61页 |
5.3.2 读写功能测试 | 第61-62页 |
5.4 本章小结 | 第62-63页 |
6 总结与展望 | 第63-64页 |
参考文献 | 第64-65页 |
致谢 | 第65-66页 |