摘要 | 第3-5页 |
ABSTRACT | 第5-6页 |
第一章 引言 | 第9-16页 |
1.1 课题来源 | 第9页 |
1.2 课题意义 | 第9-15页 |
1.2.1 研究背景 | 第9-14页 |
1.2.2 本文的理论意义和实用价值 | 第14-15页 |
1.3 论文的组织结构 | 第15页 |
1.4 本章小结 | 第15-16页 |
第二章 千兆以太网发送电路系统分析 | 第16-26页 |
2.1 千兆以太网发送电路系统概述 | 第16-20页 |
2.2 发送系统数模转换器设计指标 | 第20-24页 |
2.3 本章小结 | 第24-26页 |
第三章 高速数模转换器DAC 设计理论分析 | 第26-44页 |
3.1 数模转换器的基本工作原理 | 第26-28页 |
3.2 数模转换器的静态特性 | 第28-29页 |
3.3 数模转换器的动态特性 | 第29-31页 |
3.4 高速数模转换器的实现结构 | 第31-33页 |
3.4.1 电流分配型DAC | 第31-33页 |
3.4.2 电流驱动型DAC | 第33页 |
3.5 电流驱动型DAC 的编码格式 | 第33-43页 |
3.5.1 二进制编码电流驱动型DAC | 第33-35页 |
3.5.2 温度编码电流驱动型DAC | 第35-37页 |
3.5.3 分段编码电流驱动型DAC | 第37-39页 |
3.5.4 三种编码方式的比较 | 第39-43页 |
3.6 本章小结 | 第43-44页 |
第四章 千兆以太网发送电路中高速数模转换器的设计 | 第44-69页 |
4.1 DAC 电路架构设计 | 第44-47页 |
4.2 DAC 电路子模块设计 | 第47-66页 |
4.2.1 DAC 参考电流源的设计 | 第47-55页 |
4.2.2 DAC 温度编码电流源阵列设计 | 第55-59页 |
4.2.3 DAC 电流单元设计 | 第59-62页 |
4.2.4 DAC 锁存器电路设计 | 第62-66页 |
4.3 DAC 仿真结果 | 第66-68页 |
4.4 本章小结 | 第68-69页 |
第五章 千兆以太网发送电路中高速数模转换器的版图设计 | 第69-82页 |
5.1 DAC 电路整体版图设计 | 第69-70页 |
5.2 DAC 电路子模块版图设计 | 第70-80页 |
5.2.1 DAC 参考电流源的版图设计 | 第71-72页 |
5.2.2 DAC 温度编码电流源阵列版图设计 | 第72-80页 |
5.3 版图设计 | 第80-81页 |
5.4 本章小结 | 第81-82页 |
第六章 千兆以太网物理层芯片发送通路测试结果 | 第82-91页 |
6.1 测试简介 | 第82-84页 |
6.2 测试结果 | 第84-90页 |
6.3 本章小结 | 第90-91页 |
第七章 结论和展望 | 第91-92页 |
7.1 总结 | 第91页 |
7.2 设计成果 | 第91页 |
7.3 下一步工作展望 | 第91-92页 |
参考文献 | 第92-97页 |
致谢 | 第97-98页 |
攻读硕士学位期间发表及录用的学术论文 | 第98-100页 |