高速大容量数据记录仪的设计与实现
摘要 | 第10-11页 |
ABSTRACT | 第11页 |
第一章 绪论 | 第13-19页 |
1.1 课题研究背景 | 第13-14页 |
1.2 国内外相关研究现状 | 第14-17页 |
1.2.1 国外现状 | 第14-15页 |
1.2.2 国内现状 | 第15-17页 |
1.3 本文的主要内容 | 第17-18页 |
1.4 本文的组织架构 | 第18-19页 |
第二章 系统方案及关键技术 | 第19-26页 |
2.1 系统需求及指标 | 第19-20页 |
2.1.1 功能需求 | 第19页 |
2.1.2 技术指标 | 第19-20页 |
2.2 系统架构设计 | 第20-22页 |
2.2.1 方案比较 | 第20-21页 |
2.2.2 方案实现总体架构 | 第21-22页 |
2.3 存储模块 | 第22-24页 |
2.3.1 存储模块主控芯片 | 第22-23页 |
2.3.2 存储介质 | 第23-24页 |
2.3.3 存储模块选择 | 第24页 |
2.4 系统关键技术及解决情况 | 第24-25页 |
2.5 本章小结 | 第25-26页 |
第三章 SOPC系统设计与实现 | 第26-45页 |
3.1 概述 | 第26-30页 |
3.1.1 系统总体结构设计与实现 | 第26-27页 |
3.1.2 开发环境Vivado | 第27-28页 |
3.1.3 主控FPGA | 第28-29页 |
3.1.4 系统控制CPU Microblaze | 第29-30页 |
3.2 高速接口技术的实现 | 第30-35页 |
3.2.1 数据发送 | 第30-33页 |
3.2.2 数据接收 | 第33-35页 |
3.3 SOPC中数据调度机制 | 第35-38页 |
3.3.1 DMA技术 | 第35-37页 |
3.3.2 数据缓冲及平滑机制 | 第37-38页 |
3.4 SATA_IP的应用 | 第38-42页 |
3.5 嵌入式软件设计 | 第42-43页 |
3.5.1 SSD数据管理 | 第42-43页 |
3.5.2 处理器外设驱动 | 第43页 |
3.6 低功耗设计 | 第43-44页 |
3.7 本章小结 | 第44-45页 |
第四章 系统硬件电路设计与实现 | 第45-59页 |
4.1 接口电路设计 | 第45-50页 |
4.1.1 LVDS接口电路 | 第45-46页 |
4.1.2 光纤接口电路 | 第46-47页 |
4.1.3 RS422接口电路 | 第47-48页 |
4.1.4 JTAG电路 | 第48-50页 |
4.2 缓存电路 | 第50-51页 |
4.3 电源电路 | 第51-56页 |
4.4 掉电保护及可靠性设计 | 第56-57页 |
4.5 本章小结 | 第57-59页 |
第五章 系统功能验证与测试 | 第59-71页 |
5.1 SSD数据转储 | 第59-60页 |
5.1.1 SAS卡转储数据 | 第59-60页 |
5.1.2 万兆网卡转储数据 | 第60页 |
5.2 应用程序设计 | 第60-64页 |
5.2.1 数据转储 | 第61页 |
5.2.2 数据显示 | 第61-62页 |
5.2.3 数据解析功能 | 第62页 |
5.2.4 应用程序实现 | 第62-63页 |
5.2.5 算法描述 | 第63-64页 |
5.3 测试 | 第64-69页 |
5.3.1 硬盘读写数据测试 | 第64-66页 |
5.3.2 SATA_IP速度测试 | 第66-67页 |
5.3.3 系统功能测试 | 第67-69页 |
5.4 本章小结 | 第69-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 论文总结 | 第71-72页 |
6.2 工作展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
作者在学期间取得的学术成果 | 第77-78页 |
附录A CRC校验说明 | 第78-79页 |
附录B 8B/10B编码说明 | 第79页 |
附录C 部分实物照片 | 第79页 |