首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--计算机网络论文--一般性问题论文

基于FPGA的硬件防火墙系统的研究与设计

摘要第6-7页
Abstract第7页
第一章 绪论第8-13页
    1.1 课题研究的目的与意义第8-9页
    1.2 硬件防火墙系统的发展现状第9-10页
    1.3 论文的创新点第10-11页
        1.3.1 NetFPGA平台的硬件防火墙架构第10页
        1.3.2 基于数据包头与有效载荷的防护模式第10页
        1.3.3 两级匹配模块设计第10-11页
    1.4 论文的组织结构第11-12页
    1.5 本章小结第12-13页
第二章 系统的整体设计第13-34页
    2.1 NetFPGA硬件防火墙整体设计第13-16页
        2.1.1 NetFPGA板卡硬件资源第13-14页
        2.1.2 整体架构第14-16页
        2.1.3 主要模块及功能第16页
    2.2 硬件防火墙的数据包通路第16-28页
        2.2.1 数据包通路结构第16-18页
        2.2.2 各模块间数据包格式第18页
        2.2.3 四个TEMAC控制器设计第18-21页
        2.2.4 通用FIFO的架构设计第21-23页
        2.2.5 队列调度模块设计第23-24页
        2.2.6 SRAM接口设计第24-27页
        2.2.7 数据包交互的PCI接口第27-28页
    2.3 硬件防火墙的寄存器通路第28-33页
        2.3.1 寄存器流水线结构第28-29页
        2.3.2 寄存器系统地址分配第29-30页
        2.3.3 寄存器系统信号流向第30-32页
        2.3.4 添加寄存器第32-33页
    2.4 本章小结第33-34页
第三章 数据统计模块设计第34-40页
    3.1 数据统计模块整体设计第34页
    3.2 网络监控模块设计第34-35页
    3.3 流量分析模块设计第35-39页
    3.4 本章小结第39-40页
第四章 BLOOM FILTER匹配模块设计第40-47页
    4.1 BLOOM FILTER基本原理第40-41页
    4.2 计数型BLOOM FILTER的基本思想第41-43页
    4.3 BLOOM FILTER匹配模块规则库设计第43-44页
    4.4 五元组的提取与BLOOM FILTER匹配第44-46页
    4.5 本章小结第46-47页
第五章 正则表达式匹配模块设计第47-58页
    5.1 正则表达式第47页
    5.2 有限状态自动机第47-49页
        5.2.1 确定有限状态自动机第47-48页
        5.2.2 非确定有限状态自动机第48-49页
        5.2.3 DFA和NFA的比较第49页
    5.3 基于NFA的单模式正则表达式匹配设计第49-53页
        5.3.1 BF结构匹配硬件电路分析第49-51页
        5.3.2 基于预处理的NFA单模式匹配硬件设计第51-53页
    5.4 基于多模式正则表达式匹配引擎设计第53-57页
        5.4.1 正则表达式元字符到NFA的转化第53-55页
        5.4.2 NFA硬件电路设计第55-57页
    5.5 本章小结第57-58页
第六章 结论与展望第58-60页
    6.1 总结第58页
    6.2 展望第58-60页
参考文献第60-64页
致谢第64-65页
附录第65页

论文共65页,点击 下载论文
上一篇:基于典型泛在无线信号的局域定位技术研究
下一篇:基于OpenVAS的漏洞扫描系统设计与实现