摘要 | 第6-7页 |
Abstract | 第7页 |
第一章 绪论 | 第8-13页 |
1.1 课题研究的目的与意义 | 第8-9页 |
1.2 硬件防火墙系统的发展现状 | 第9-10页 |
1.3 论文的创新点 | 第10-11页 |
1.3.1 NetFPGA平台的硬件防火墙架构 | 第10页 |
1.3.2 基于数据包头与有效载荷的防护模式 | 第10页 |
1.3.3 两级匹配模块设计 | 第10-11页 |
1.4 论文的组织结构 | 第11-12页 |
1.5 本章小结 | 第12-13页 |
第二章 系统的整体设计 | 第13-34页 |
2.1 NetFPGA硬件防火墙整体设计 | 第13-16页 |
2.1.1 NetFPGA板卡硬件资源 | 第13-14页 |
2.1.2 整体架构 | 第14-16页 |
2.1.3 主要模块及功能 | 第16页 |
2.2 硬件防火墙的数据包通路 | 第16-28页 |
2.2.1 数据包通路结构 | 第16-18页 |
2.2.2 各模块间数据包格式 | 第18页 |
2.2.3 四个TEMAC控制器设计 | 第18-21页 |
2.2.4 通用FIFO的架构设计 | 第21-23页 |
2.2.5 队列调度模块设计 | 第23-24页 |
2.2.6 SRAM接口设计 | 第24-27页 |
2.2.7 数据包交互的PCI接口 | 第27-28页 |
2.3 硬件防火墙的寄存器通路 | 第28-33页 |
2.3.1 寄存器流水线结构 | 第28-29页 |
2.3.2 寄存器系统地址分配 | 第29-30页 |
2.3.3 寄存器系统信号流向 | 第30-32页 |
2.3.4 添加寄存器 | 第32-33页 |
2.4 本章小结 | 第33-34页 |
第三章 数据统计模块设计 | 第34-40页 |
3.1 数据统计模块整体设计 | 第34页 |
3.2 网络监控模块设计 | 第34-35页 |
3.3 流量分析模块设计 | 第35-39页 |
3.4 本章小结 | 第39-40页 |
第四章 BLOOM FILTER匹配模块设计 | 第40-47页 |
4.1 BLOOM FILTER基本原理 | 第40-41页 |
4.2 计数型BLOOM FILTER的基本思想 | 第41-43页 |
4.3 BLOOM FILTER匹配模块规则库设计 | 第43-44页 |
4.4 五元组的提取与BLOOM FILTER匹配 | 第44-46页 |
4.5 本章小结 | 第46-47页 |
第五章 正则表达式匹配模块设计 | 第47-58页 |
5.1 正则表达式 | 第47页 |
5.2 有限状态自动机 | 第47-49页 |
5.2.1 确定有限状态自动机 | 第47-48页 |
5.2.2 非确定有限状态自动机 | 第48-49页 |
5.2.3 DFA和NFA的比较 | 第49页 |
5.3 基于NFA的单模式正则表达式匹配设计 | 第49-53页 |
5.3.1 BF结构匹配硬件电路分析 | 第49-51页 |
5.3.2 基于预处理的NFA单模式匹配硬件设计 | 第51-53页 |
5.4 基于多模式正则表达式匹配引擎设计 | 第53-57页 |
5.4.1 正则表达式元字符到NFA的转化 | 第53-55页 |
5.4.2 NFA硬件电路设计 | 第55-57页 |
5.5 本章小结 | 第57-58页 |
第六章 结论与展望 | 第58-60页 |
6.1 总结 | 第58页 |
6.2 展望 | 第58-60页 |
参考文献 | 第60-64页 |
致谢 | 第64-65页 |
附录 | 第65页 |