8位100兆低功耗流水线模数转换器的硬核设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-11页 |
| 1 引言 | 第11-14页 |
| ·研究背景意义 | 第11页 |
| ·研究现状及趋势 | 第11-12页 |
| ·研究目标和论文的组织结构 | 第12-14页 |
| 2 模数转换器基础理论 | 第14-28页 |
| ·高速模数转换器结构 | 第14-20页 |
| ·全并行ADC(Flash ADC) | 第15-16页 |
| ·两步ADC(Two-Step ADC) | 第16-17页 |
| ·折叠内插ADC(Folding ADC) | 第17-19页 |
| ·流水线ADC(Pipeline ADC) | 第19-20页 |
| ·模数转换器性能指标 | 第20-23页 |
| ·动态测试 | 第20-23页 |
| ·静态测试 | 第23页 |
| ·1.5位/级的流水线ADC算法 | 第23-28页 |
| ·1.5位/级算法基本原理 | 第23-25页 |
| ·1.5位/级流水线ADC校正算法 | 第25-26页 |
| ·1.5位/级流水线ADC单级结构 | 第26-28页 |
| 3 流水线模数转换器的噪声及误差分析 | 第28-35页 |
| ·随机误差 | 第28-29页 |
| ·跨导放大器非理想性能分析 | 第29-31页 |
| ·增益非线性引入的误差 | 第29页 |
| ·有限增益误差 | 第29-30页 |
| ·不完全建立误差 | 第30-31页 |
| ·电容的非线性和不匹配 | 第31-32页 |
| ·系统仿真 | 第32-35页 |
| 4 流水线模数转换器低功耗设计 | 第35-46页 |
| ·功耗建模分析 | 第35-38页 |
| ·单级分辨率 | 第38-39页 |
| ·逐级功耗递减 | 第39-40页 |
| ·SHA-Less结构 | 第40-41页 |
| ·运算放大器低功耗设计 | 第41-43页 |
| ·比较器低功耗设计 | 第43-46页 |
| 5 流水线模数转换器设计与实现 | 第46-69页 |
| ·跨导放大器实现 | 第46-52页 |
| ·套筒式放大器 | 第47-48页 |
| ·增益提高技术 | 第48-49页 |
| ·跨导放大器整体电路 | 第49-52页 |
| ·增益级 | 第52-56页 |
| ·子模数转换器 | 第56-58页 |
| ·电压比较器 | 第56-57页 |
| ·差分比较器 | 第57-58页 |
| ·Sub-DAC | 第58-60页 |
| ·末级电路 | 第60-62页 |
| ·时钟电路 | 第62-65页 |
| ·数字对准与矫正电路 | 第65-69页 |
| ·数字对准电路 | 第65-66页 |
| ·数字矫正电路 | 第66-69页 |
| 6 流水线模数转换器版图设计 | 第69-74页 |
| ·总体布局 | 第69-70页 |
| ·隔离与屏蔽 | 第70-71页 |
| ·数字地模拟地分离 | 第70-71页 |
| ·保护环 | 第71页 |
| ·隔离线 | 第71页 |
| ·匹配 | 第71-72页 |
| ·整体版图实现 | 第72-74页 |
| 7 流水线模数转换器整体仿真与测试环境 | 第74-85页 |
| ·瞬态仿真 | 第74-76页 |
| ·斜波信号 | 第74-75页 |
| ·正弦信号 | 第75-76页 |
| ·静态性能 | 第76-78页 |
| ·动态性能 | 第78-81页 |
| ·多工艺脚性能仿真 | 第81-82页 |
| ·测试环境 | 第82-85页 |
| ·管脚信号定义 | 第82-83页 |
| ·测试电路说明 | 第83-85页 |
| 8 结论 | 第85-87页 |
| ·总结 | 第85页 |
| ·展望 | 第85-87页 |
| 参考文献 | 第87-89页 |
| 作者简历 | 第89-91页 |
| 学位论文数据集 | 第91页 |