数字锁相放大器的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-12页 |
·课题研究背景 | 第9-10页 |
·锁相放大器发展概况 | 第10-11页 |
·本文主要研究内容 | 第11-12页 |
2 锁相放大器的基本理论 | 第12-21页 |
·相关检测原理 | 第12-13页 |
·相敏检测技术 | 第13-16页 |
·基本相敏检测技术 | 第13-14页 |
·双相相敏检测器 | 第14-16页 |
·信噪改善比 | 第16-19页 |
·模拟与数字锁相放大器性能对比 | 第19-20页 |
·本章小结 | 第20-21页 |
3 数字锁相放大器的系统设计 | 第21-32页 |
·总体结构设计 | 第21-23页 |
·内部激励结构 | 第21页 |
·外部激励结构 | 第21-23页 |
·各模块设计分析 | 第23-31页 |
·激励信号产生模块 | 第23-24页 |
·模拟通道的设计与幅度补偿 | 第24-27页 |
·模数转换模块 | 第27页 |
·数字系统的设计 | 第27-29页 |
·系统控制模块 | 第29-30页 |
·上位机设计模块 | 第30-31页 |
·本章小结 | 第31-32页 |
4 数字锁相放大器的数据处理 | 第32-61页 |
·正交参考序列设计 | 第32-45页 |
·内部激励方式下参考信号的生成 | 第32-39页 |
·外部激励方式下参考信号的生成 | 第39-45页 |
·数字窄带低通滤波器的设计 | 第45-60页 |
·多采样率信号处理原理 | 第46-50页 |
·积分梳状滤波器(CIC) | 第50-54页 |
·半带滤波器(HBF) | 第54-56页 |
·整形滤波器的实现 | 第56-57页 |
·窄带低通滤波器的总体结构 | 第57-60页 |
·本章小结 | 第60-61页 |
5 系统性能测试与分析 | 第61-73页 |
·低通滤波器性能测试 | 第61-65页 |
·不同采样率下滤波器性能比较 | 第62页 |
·不同测试时间下滤波器性能比较 | 第62-65页 |
·系统性能测试 | 第65-70页 |
·准确性和稳定性测试 | 第65-67页 |
·抗噪性能测试 | 第67-70页 |
·系统误差分析 | 第70-71页 |
·本章小结 | 第71-73页 |
参考文献 | 第73-75页 |
攻读硕士学位期间发表学术论文情况 | 第75-76页 |
致谢 | 第76-77页 |