摘要 | 第1-3页 |
Abstract | 第3-4页 |
目录 | 第4-6页 |
第1章 引言 | 第6-8页 |
·FPGA概述 | 第6页 |
·工作内容 | 第6-7页 |
·论文组织 | 第7-8页 |
第2章 技术背景 | 第8-16页 |
·FPGA总体结构 | 第8-10页 |
·FPGA内部单元结构 | 第10-14页 |
·可编程控制点结构 | 第10页 |
·可编程逻辑单元结构 | 第10-13页 |
·互连资源结构 | 第13-14页 |
·FPGA软件设计流程 | 第14-16页 |
第3章 可编程逻辑单元结构与功能 | 第16-37页 |
·FDP1000K可编程逻辑单元的架构 | 第16-20页 |
·FDP1000K中Slice以及CLB的功能介绍 | 第20-37页 |
·组合逻辑功能 | 第20-23页 |
·两个四输入任意逻辑 | 第20页 |
·五输入任意逻辑 | 第20-22页 |
·部分九输入逻辑 | 第22页 |
·四选一MUX | 第22-23页 |
·加法、乘法和进位链逻辑功能 | 第23-29页 |
·时序逻辑功能 | 第29-37页 |
·分布式RAM的设计 | 第30-34页 |
·移位寄存器的电路设计 | 第34-36页 |
·总的时序控制电路设计 | 第36-37页 |
第4章 SLICE单元电路设计以及仿真 | 第37-54页 |
·单元电路设计 | 第37-48页 |
·电平恢复电路 | 第37-41页 |
·七管编程点单元的设计 | 第41-44页 |
·时序存储单元的设计 | 第44-46页 |
·抓捕、写回电路设计 | 第46-48页 |
·SLICE性能、功能仿真 | 第48-54页 |
·SLICE的时延参数仿真 | 第48-51页 |
·SLICE功能仿真 | 第51-54页 |
第5章 FDP1000K其他硬件模块简介 | 第54-61页 |
·互连资源及结构 | 第54-55页 |
·可编程输入输出块(IOB) | 第55-56页 |
·JTAG测试模块 | 第56-58页 |
·编程下载与回读模块 | 第58-59页 |
·时钟网络 | 第59-61页 |
第6章 总结与展望 | 第61-63页 |
·工作总结 | 第61-62页 |
·今后工作展望 | 第62-63页 |
参考文献 | 第63-66页 |
附图 FDP1000K芯片版图 | 第66-67页 |
致谢 | 第67-68页 |