摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 引言 | 第9-13页 |
·本课题的研究意义 | 第9-10页 |
·该研究领域现状 | 第10-11页 |
·论文综述 | 第11-12页 |
·小结 | 第12-13页 |
第二章 研究方法及平台 | 第13-23页 |
·研究方法 | 第13-16页 |
·接口板要求 | 第13页 |
·接口板硬件方案 | 第13-15页 |
·研究具体方案 | 第15-16页 |
·开发平台 | 第16-20页 |
·软件平台 | 第16-19页 |
·硬件平台 | 第19-20页 |
·FPGA 设计整体规划及流程 | 第20-21页 |
·FPGA 功能模块 | 第20-21页 |
·FPGA 设计流程 | 第21页 |
·小结 | 第21-23页 |
第三章 LPC 接口设计 | 第23-37页 |
·简介 | 第23页 |
·LPC 规范介绍 | 第23-32页 |
·LPC 信号定义 | 第23-24页 |
·LPC 总线操作Cycle | 第24-30页 |
·I/O 传输协议 | 第30-31页 |
·串行IRQ | 第31-32页 |
·LPC 接口模块详细设计 | 第32-36页 |
·LPC 总线IO 读写状态转换 | 第33-35页 |
·LPC 总线IO 模块RTL 描述 | 第35页 |
·LPC 接口时序描述 | 第35-36页 |
·小结 | 第36-37页 |
第四章 UART 控制器的设计 | 第37-63页 |
·简介 | 第37页 |
·16550 异步通信控制器介绍 | 第37-46页 |
·16550 内部寄存器定义 | 第38-43页 |
·16550 外部接口信号 | 第43-44页 |
·16550 内部结构框图 | 第44-46页 |
·UART 模块详细设计 | 第46-59页 |
·总线接口单元 | 第47页 |
·发送和接收FIFO | 第47-48页 |
·串行数据发送单元 | 第48-50页 |
·串行数据接收单元 | 第50-54页 |
·寄存器及控制逻辑 | 第54-59页 |
·UART 控制器的测试基准 | 第59-60页 |
·小结 | 第60-63页 |
第五章 硬件实现及测试 | 第63-70页 |
·简介 | 第63-64页 |
·实现结果 | 第64-66页 |
·运行频率 | 第64-65页 |
·资源占用 | 第65页 |
·功耗评估及比较 | 第65-66页 |
·测试验证 | 第66-68页 |
·自编测试程序测试 | 第66-67页 |
·LapLink 测试程序测试 | 第67-68页 |
·存在的遗留问题 | 第68-69页 |
·UART 控制FIFO 一直有效 | 第68页 |
·本测试平台实现后功耗较大 | 第68-69页 |
·小结 | 第69-70页 |
第六章 结论 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-73页 |
附录 | 第73-81页 |
附录1 UART 模块 Testbench 的测试代码 | 第73-76页 |
附录2 UART 测试C 语言程序代码 | 第76-81页 |