摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-10页 |
·论文研究的背景和意义 | 第7-8页 |
·算术编码研究现状 | 第8页 |
·论文章节安排 | 第8-10页 |
2 算术编码原理 | 第10-23页 |
·基本算术编码 | 第10-13页 |
·基本算术编码算法 | 第10-13页 |
·基本算术编码算法的局限 | 第13页 |
·二进制算术编码 | 第13-18页 |
·有限精度算法实现 | 第13-15页 |
·无乘法器形式 | 第15-17页 |
·自适应概率估计 | 第17-18页 |
·其他变化形式 | 第18页 |
·JPEG2000中的算术编码 | 第18-22页 |
·重归一化概率估计 | 第18-20页 |
·位填充和间隔位 | 第20-22页 |
·去除乘法运算 | 第22页 |
·本章小结 | 第22-23页 |
3 JPEG2000中算术编码的C语言实现 | 第23-31页 |
·JPEG2000中算术编码的流程 | 第23-27页 |
·编码器初始化 | 第23-24页 |
·符号0和符号1编码 | 第24-25页 |
·MPS和 LPS编码 | 第25页 |
·重归一化 | 第25-27页 |
·字节输出 | 第27页 |
·算术编码器算法流程的改进 | 第27-29页 |
·字节输出流程的改进 | 第28-29页 |
·算术编码的C语言实现 | 第29-30页 |
·本章小结 | 第30-31页 |
4 JPEG2000中算术编码器的电路设计 | 第31-41页 |
·JPEG2000算术编码器的总体硬件结构 | 第31-32页 |
·JPEG2000算术编码器 FSM模块的电路设计 | 第32-33页 |
·JPEG2000算术编码器概率估计模块的电路设计 | 第33-35页 |
·JPEG2000算术编码器编码模块的电路设计 | 第35-39页 |
·区间间隔计算单元的电路设计 | 第35-36页 |
·归一化和字节输出单元的电路设计 | 第36-39页 |
·JPEG2000算术编码器的仿真和综合 | 第39-40页 |
·本章小结 | 第40-41页 |
5 JPEG2000中算术编码器的FPGA验证 | 第41-54页 |
·并口摄像头连续数据采集系统的硬件构成 | 第41-44页 |
·并口摄像头 | 第41-42页 |
·FPGA芯片 | 第42-43页 |
·SRAM存储器 | 第43-44页 |
·并口摄像头连续数据采集系统的FPGA实现 | 第44-48页 |
·数据采集和发送模块的实现 | 第44-45页 |
·UART模块的实现 | 第45-46页 |
·数据系统的仿真和综合 | 第46-48页 |
·并口摄像头连续数据采集系统接收软件 | 第48-50页 |
·算术编码器的验证 | 第50-53页 |
·本章小结 | 第53-54页 |
6 总结和展望 | 第54-55页 |
·总结 | 第54页 |
·展望 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-59页 |
读研究生期间发表的学术论文 | 第59页 |