摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-14页 |
·论文研究意义及应用背景 | 第10页 |
·TD-SCDMA系统的关键技术 | 第10-12页 |
·联合检测算法硬件实现研究现状 | 第12-13页 |
·论文主要工作及章节安排 | 第13-14页 |
第二章 TD-SCDMA联合检测算法 | 第14-32页 |
·多用户检测技术 | 第14-17页 |
·多用户检测的由来与发展 | 第14-15页 |
·多用户检测的分类 | 第15-16页 |
·多用户检测的优缺点 | 第16-17页 |
·线性联合检测算法 | 第17-23页 |
·系统模型 | 第17-20页 |
·白化匹配滤波器 | 第20-21页 |
·迫零块线性均衡器 | 第21-22页 |
·最小均方误差块线性均衡器 | 第22-23页 |
·快速联合检测算法 | 第23-29页 |
·Cholesky因式分解算法 | 第23-26页 |
·近似的Cholesky因式分解算法 | 第26-27页 |
·近似Cholesky因式分解算法复杂度分析 | 第27-29页 |
·算法性能仿真结果 | 第29-30页 |
·本章小结 | 第30-32页 |
第三章 Intel通用处理器及开发工具介绍 | 第32-40页 |
·通用处理器的演进 | 第32-33页 |
·Intel通用处理器与DSP的比较 | 第33-34页 |
·SIMD指令介绍 | 第34-37页 |
·Intel MMX指令集介绍 | 第35页 |
·Intel SSE指令集介绍 | 第35-36页 |
·SIMD指令的编程优化 | 第36-37页 |
·开发工具介绍 | 第37-39页 |
·Intel C++编译器 | 第37-38页 |
·Intel Vtune工具简介 | 第38页 |
·Intel Performance Analyzer工具介绍 | 第38-39页 |
·本章小结 | 第39-40页 |
第四章 基于通用处理器的TD-SCDMA上行接收机设计与实现 | 第40-55页 |
·基于通用处理器的实时信号处理开发思路 | 第40-41页 |
·TD-SCDMA上行链路设计 | 第41-44页 |
·基于通用处理器的TD-SCDMA上行链路设计 | 第41-42页 |
·基于通用处理器的TD-SCDMA上行链路模块划分 | 第42-44页 |
·TD-SCDMA上行接收机设计 | 第44-49页 |
·接收机模块分解 | 第44-45页 |
·接收机模块算法流程 | 第45-46页 |
·接收机模块接口设计 | 第46-48页 |
·接收机模块输入数据结构设计 | 第48页 |
·接收机模块输出数据结构设计 | 第48-49页 |
·TD-SCDMA上行接收机实现 | 第49-54页 |
·实验开发平台介绍 | 第50-51页 |
·模块的开发与测试 | 第51-54页 |
·本章小结 | 第54-55页 |
第五章 基于通用处理器的TD-SCDMA上行接收机优化 | 第55-73页 |
·基于Intel通用处理器的上行接收机优化设计 | 第55-64页 |
·unroll方式的优化设计 | 第55-57页 |
·基于hadd指令的数据后处理优化设计 | 第57-58页 |
·接口的优化设计 | 第58-59页 |
·数据结构的优化设计 | 第59-61页 |
·程序结构的优化与设计 | 第61-63页 |
·基于SIMD指令的匹配滤波模块优化设计 | 第63-64页 |
·优化结果分析 | 第64-72页 |
·数据结构优化结果分析 | 第64-65页 |
·程序结构优化结果分析 | 第65-66页 |
·匹配滤波模块优化结果分析 | 第66-68页 |
·核心算法模块优化对比分析 | 第68-69页 |
·不同硬件平台优化对比分析 | 第69-70页 |
·联合检测算法星座图对比分析 | 第70-72页 |
·本章小结 | 第72-73页 |
第六章 结束语 | 第73-75页 |
·论文工作总结 | 第73-74页 |
·论文进一步研究方向 | 第74-75页 |
缩略语 | 第75-76页 |
参考文献 | 第76-78页 |
致谢 | 第78-79页 |
攻读学位期间发表的学术论文 | 第79页 |