片上互连的构件优化
致谢 | 第1-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-10页 |
图表索引 | 第10-13页 |
1 绪论 | 第13-29页 |
·课题背景 | 第13-15页 |
·片上互连网络的设计要求 | 第15-16页 |
·片上互连网络的研究现状 | 第16-26页 |
·拓扑结构 | 第17-19页 |
·路由器 | 第19-25页 |
·片上互连网络的验证 | 第25-26页 |
·论文主要工作与内容安排 | 第26-29页 |
2 片上互连网络路由器的优化设计 | 第29-63页 |
·片上互连网络的设计方法学 | 第29-33页 |
·片上互连网络路由器的参数化设计 | 第30-32页 |
·相关研究 | 第32-33页 |
·基准虚通道路由器结构 | 第33-35页 |
·片上互连网络路由器微结构设计 | 第35-46页 |
·输入通道设计 | 第36-40页 |
·虚通道状态传输协议 | 第40-41页 |
·交叉开关投机申请 | 第41-45页 |
·交叉开关配置 | 第45-46页 |
·路由器性能评估 | 第46-59页 |
·评价指标 | 第47-48页 |
·网络通信量模型 | 第48-51页 |
·实验结果与分析 | 第51-59页 |
·相关工作 | 第59-61页 |
·小结 | 第61-63页 |
3 片上互连的拓扑 | 第63-81页 |
·片上互连拓扑概述 | 第63-66页 |
·拓扑结构的布局布线 | 第66-68页 |
·拓扑结构对路由器的影响 | 第68-69页 |
·拓扑结构的评估 | 第69-75页 |
·拓扑结构的评估内容 | 第70-71页 |
·拓扑结构的评估实例 | 第71-75页 |
·Crossbar与片上互连 | 第75-79页 |
·Crossbar与片上互连网络的区别 | 第75-77页 |
·Crossbar性能分析 | 第77-79页 |
·小结 | 第79-81页 |
4 片上互连网络的验证 | 第81-109页 |
·片上互连网络的验证方案 | 第81页 |
·片上互连网络划分时的连线问题 | 第81-83页 |
·串行传输方案设计 | 第83-87页 |
·时钟方案 | 第83-84页 |
·传输格式 | 第84-85页 |
·多路串行协同传输 | 第85-87页 |
·串行传输模块设计 | 第87-99页 |
·串行发送模块设计 | 第87-91页 |
·串行接收模块设计 | 第91-98页 |
·串行传输模块的延时评估 | 第98-99页 |
·片上互连网络的FPGA验证设计 | 第99-107页 |
·片上互连网络的FPGA验证平台——TEA | 第99-100页 |
·串行传输模块的FPGA验证设计 | 第100-102页 |
·片上互连网络的评估设计 | 第102-106页 |
·片上多核系统的全系统验证方案设计 | 第106-107页 |
·小结 | 第107-109页 |
总结和展望 | 第109-111页 |
参考文献 | 第111-117页 |
作者简历及在学期间所取得的科研成果 | 第117页 |