二维动态可划分内存多核硬件支持
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 第1章 绪论 | 第9-15页 |
| ·课题背景 | 第9-12页 |
| ·多核处理器的现状 | 第9-10页 |
| ·多核下的内存管理 | 第10页 |
| ·二维存储器的提出 | 第10-11页 |
| ·多端口存储器简介 | 第11页 |
| ·FPGA技术的发展 | 第11-12页 |
| ·本文研究动机 | 第12-13页 |
| ·本文主要工作 | 第13页 |
| ·主要研究难点 | 第13-14页 |
| ·本文组织结构 | 第14页 |
| ·本章小结 | 第14-15页 |
| 第2章 二维存储器及多核下存储器研究综述 | 第15-28页 |
| ·二维存储器相关研究 | 第15-19页 |
| ·多端口存储器相关研究 | 第19-23页 |
| ·多核环境下内存管理相关研究 | 第23-26页 |
| ·目前存在的问题 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第3章 本文研究的系统结构 | 第28-31页 |
| ·二维多端口存储器设计思想 | 第28-29页 |
| ·使用二维多端口存储器的系统结构 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第4章 二维多端口存储器设计 | 第31-35页 |
| ·存储器I/O设计 | 第31-32页 |
| ·冲突解决策略 | 第32-34页 |
| ·本章小结 | 第34-35页 |
| 第5章 二维多端口存储器多核硬件支持 | 第35-47页 |
| ·线性存储的二维多端口存储器 | 第35-37页 |
| ·二维多端口存储器分块策略 | 第37-44页 |
| ·二维多端口存储器动态分块策略 | 第44-46页 |
| ·本章小结 | 第46-47页 |
| 第6章 系统仿真与综合 | 第47-51页 |
| ·系统仿真 | 第47-49页 |
| ·仿真功能描述 | 第47页 |
| ·本文系统的仿真 | 第47-49页 |
| ·逻辑综合 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第7章 系统测试与结果分析 | 第51-55页 |
| ·系统测试方法 | 第51页 |
| ·系统测试结果与分析 | 第51-54页 |
| ·本章小结 | 第54-55页 |
| 第8章 结论与展望 | 第55-57页 |
| 参考文献 | 第57-62页 |
| 附录A 二维四端口内存模块设计源码 | 第62-68页 |
| 作者简历 | 第68-69页 |
| 致谢 | 第69页 |