| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题背景 | 第7页 |
| ·国内外研究现状 | 第7-9页 |
| ·课题研究的意义 | 第9页 |
| ·论文的主要工作及章节安排 | 第9-11页 |
| 第二章 可编程门阵列FPGA及其支持软件概述 | 第11-21页 |
| ·可编程门阵列FPGA概述 | 第11-17页 |
| ·FPGA概述 | 第11-12页 |
| ·FPGA基本结构 | 第12-13页 |
| ·基于LUT结构的FPGA芯片介绍 | 第13-16页 |
| ·FPGA特点和功能 | 第16-17页 |
| ·可编程门阵列FPGA支持软件 | 第17-20页 |
| ·本章小结 | 第20-21页 |
| 第三章 FPGA工艺映射及其映射算法 | 第21-33页 |
| ·FPGA工艺映射 | 第21-27页 |
| ·基本定义 | 第21-23页 |
| ·问题描述 | 第23页 |
| ·映射流程 | 第23-26页 |
| ·基于LUT结构的FPGA工艺映射特点 | 第26-27页 |
| ·FPGA工艺映射算法 | 第27-32页 |
| ·面积优化 | 第27-28页 |
| ·延迟优化 | 第28-30页 |
| ·功率优化 | 第30-31页 |
| ·面积和延迟同时优化 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第四章 一种改进的FPGA延迟优化映射算法及实现 | 第33-43页 |
| ·CUT-MAP映射算法介绍 | 第33页 |
| ·基本概念 | 第33-35页 |
| ·CUT-MAP标记算法 | 第35-36页 |
| ·算法描述 | 第35-36页 |
| ·算法分析 | 第36页 |
| ·改进的标记算法 | 第36-40页 |
| ·算法描述 | 第37-38页 |
| ·算法实现 | 第38-40页 |
| ·实验结果 | 第40-41页 |
| ·本章小结 | 第41-43页 |
| 第五章 基于网络流的FPGA工艺映射算法XDTechMap | 第43-63页 |
| ·基本概念 | 第43-46页 |
| ·标记过程 | 第46-56页 |
| ·算法的主要思想 | 第46-49页 |
| ·算法描述 | 第49-51页 |
| ·标记算法的实现 | 第51-56页 |
| ·覆盖过程 | 第56-59页 |
| ·算法的主要思想 | 第56-57页 |
| ·算法描述 | 第57-58页 |
| ·覆盖算法的实现 | 第58-59页 |
| ·实验结果 | 第59-62页 |
| ·本章小结 | 第62-63页 |
| 第六章 总结和展望 | 第63-65页 |
| ·论文总结 | 第63-64页 |
| ·前景展望 | 第64-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-71页 |
| 作者在读期间的研究成果 | 第71页 |