物联网智能节点芯片的动态可重构设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-13页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.2.1 物联网发展 | 第10页 |
1.2.2 物联网MCU发展 | 第10-11页 |
1.2.3 可重构发展 | 第11页 |
1.3 研究内容 | 第11-12页 |
1.4 章节安排 | 第12-13页 |
第2章 可重构设计 | 第13-21页 |
2.1 可重构技术概念及分类 | 第13-14页 |
2.2 可重构器件FPGA | 第14-16页 |
2.3 FPGA重构技术 | 第16-17页 |
2.4 FPGA动态局部重构设计方法 | 第17-19页 |
2.5 本章小结 | 第19-21页 |
第3章 节点芯片的RTL设计与传输协议制定 | 第21-47页 |
3.1 节点的整体功能 | 第21-22页 |
3.2 节点芯片的框图及外围环境 | 第22页 |
3.3 节点芯片RTL设计 | 第22-36页 |
3.3.1 IP模块选择 | 第24-25页 |
3.3.2 网络控制模块设计 | 第25-33页 |
3.3.3 可重构及其控制模块设计 | 第33-35页 |
3.3.4 辅助模块设计 | 第35-36页 |
3.4 节点芯片的传输协议 | 第36-45页 |
3.4.1 透传模式 | 第36-38页 |
3.4.2 测试模式 | 第38-39页 |
3.4.3 通讯模式 | 第39页 |
3.4.4 运行模式 | 第39-45页 |
3.5 本章小结 | 第45-47页 |
第4章 节点芯片的仿真验证 | 第47-63页 |
4.1 节点芯片仿真平台 | 第47-49页 |
4.2 节点芯片的功能仿真验证 | 第49-56页 |
4.2.1 微处理器仿真 | 第49-50页 |
4.2.2 网络控制模块仿真 | 第50-53页 |
4.2.3 可重构及控制模块仿真 | 第53-55页 |
4.2.4 辅助模块仿真 | 第55页 |
4.2.5 节点芯片仿真 | 第55-56页 |
4.3 FPGA原型验证及芯片初步验证 | 第56-62页 |
4.3.1 FPGA节点芯片逻辑资源报告 | 第56-57页 |
4.3.2 FPGA系统验证 | 第57-61页 |
4.3.3 芯片初步测试 | 第61-62页 |
4.4 本章小结 | 第62-63页 |
第5章 节点芯片物理实现 | 第63-71页 |
5.1 逻辑综合 | 第63-65页 |
5.2 布局布线 | 第65-68页 |
5.3 芯片显微照片 | 第68-69页 |
5.4 本章小结 | 第69-71页 |
结论 | 第71-73页 |
参考文献 | 第73-77页 |
攻读硕士学位期间所发表的学术论文 | 第77-79页 |
致谢 | 第79页 |