LED同步控制系统卷积通信纠错机制的研究与设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-13页 |
1.1 选题背景和意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 主要研究内容 | 第11页 |
1.4 论文组织结构 | 第11-13页 |
2 卷积码方案的选取及编译码算法原理 | 第13-24页 |
2.1 卷积码方案选取原因 | 第13-14页 |
2.2 卷积码码率的选取 | 第14页 |
2.3 卷积码约束长度的选取 | 第14-16页 |
2.4 卷积码维特比译码方案的选取 | 第16页 |
2.5 卷积码编码算法原理 | 第16-18页 |
2.6 维特比译码算法原理 | 第18-19页 |
2.7 维特比译码过程分析 | 第19-23页 |
2.8 本章小结 | 第23-24页 |
3 卷积码编译码器的设计 | 第24-47页 |
3.1 卷积码编码器的设计 | 第24-25页 |
3.2 卷加码维特比译码器的设计 | 第25-46页 |
3.3 本章小结 | 第46-47页 |
4 卷积编译码器仿真分析比较及验证 | 第47-54页 |
4.1 卷积码编码器仿真 | 第47-48页 |
4.2 卷积码维特比译码器仿真 | 第48-50页 |
4.3 维特比译码器性能比较 | 第50-51页 |
4.4 在实际LED系统中的测试验证 | 第51-53页 |
4.5 本章小结 | 第53-54页 |
5 总结和展望 | 第54-56页 |
5.1 全文总结 | 第54页 |
5.2 下一步工作展望 | 第54-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-60页 |