摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 论文的研究背景 | 第7-8页 |
1.2 国内外研究现状及发展趋势 | 第8-9页 |
1.3 本文的主要内容与结构 | 第9-11页 |
2 HPRF-PD探照一体雷达导引头信号处理算法设计 | 第11-32页 |
2.1 探照一体雷达导引头建模 | 第11-16页 |
2.1.1 探照一体雷达导引头空间坐标系 | 第11-12页 |
2.1.2 探照一体雷达导引头直波与回波建模 | 第12-14页 |
2.1.3 探照一体雷达导引头系统组成与波形参数 | 第14-16页 |
2.2 探照一体雷达导引头信号处理算法设计 | 第16-25页 |
2.2.1 探照一体雷达导引头信号处理框架 | 第16-17页 |
2.2.2 HPRF-PD探照一体体制时间同步与距离测量算法 | 第17-23页 |
2.2.3 HPRF-PD探照一体体制频率同步与速度测量算法 | 第23-25页 |
2.3 HPRF-PD探照一体雷达导引头信号处理算法仿真与分析 | 第25-31页 |
2.3.1 HPRF-PD探照一体体制时间同步信号处理仿真 | 第25-29页 |
2.3.2 HPRF-PD探照一体体制频率同步仿真 | 第29-31页 |
2.4 本章小节 | 第31-32页 |
3 HPRF-PD探照一体雷达导引头信号处理软件实现 | 第32-61页 |
3.1 探照一体导引头信号处理软件功能与框架 | 第32-35页 |
3.1.1 导引头信号处理软件执行时序 | 第32-34页 |
3.1.2 FPGA软件实现功能 | 第34页 |
3.1.3 系统硬件平台介绍 | 第34-35页 |
3.2 多通道AD采样与波束形成FPGA软件设计 | 第35-50页 |
3.2.1 中频数字下变频模块设计 | 第36-42页 |
3.2.2 波束组帧发送模块设计 | 第42-50页 |
3.3 信号处理器模块FPGA软件设计 | 第50-60页 |
3.3.1 信号处理器预处理模块程序设计 | 第52-55页 |
3.3.2 信号处理器FPGA与DSP接口设计 | 第55-60页 |
3.4 本章小节 | 第60-61页 |
4 HPRF-PD探照一体雷达导引头信号处理测试 | 第61-70页 |
4.1 AD采样与数字下变频模块测试 | 第61-62页 |
4.2 波束组帧发送模块测试 | 第62-64页 |
4.3 信号预处理模块测试 | 第64-66页 |
4.4 FPGA与DSP联合测试 | 第66-70页 |
4.4.1 三本振频率传输测试 | 第66-67页 |
4.4.2 SRIO接口乒乓操作测试 | 第67页 |
4.4.3 DSP信号处理测试 | 第67-70页 |
5 总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
附录 | 第75页 |