基于FPGA的多功能经颅直流电刺激仪的设计
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 经颅直流电刺激技术 | 第8-9页 |
1.1.1 经颅直流电刺激的原理、现状 | 第8-9页 |
1.1.2 经颅直流电刺激的发展 | 第9页 |
1.2 脑电信号 | 第9-12页 |
1.2.1 EEG产生机理、信号获取及分析 | 第9-11页 |
1.2.2EEG的研究意义与发展趋势 | 第11-12页 |
1.3 脑电与经颅直流电刺激的相关性 | 第12页 |
1.4 论文的主要内容和规划 | 第12-14页 |
1.4.1 论文的主要内容 | 第12-13页 |
1.4.2 论文规划 | 第13-14页 |
2 多功能经颅直流电刺激仪的硬件设计 | 第14-44页 |
2.1 多功能经颅直流电刺激仪的总体设计 | 第14-16页 |
2.1.1 系统组成 | 第14-15页 |
2.1.2 参数指标 | 第15-16页 |
2.2 FPGA控制模块硬件设计 | 第16-20页 |
2.2.1 FPGA基本结构 | 第16-17页 |
2.2.2 FPGA接口电路 | 第17-18页 |
2.2.3 FPGA下载配置电路模块设计 | 第18-20页 |
2.3 电源管理模块硬件设计 | 第20-26页 |
2.3.1 锂电池充电模块 | 第20-22页 |
2.3.2 +3.7V转+5V及稳压模块 | 第22-23页 |
2.3.3 FPGA供电模块 | 第23-24页 |
2.3.4 +30V升压模块 | 第24-26页 |
2.4 经颅直流电刺激模块硬件设计 | 第26-32页 |
2.4.1 D/A转换模块 | 第26-29页 |
2.4.2 压控恒流源模块 | 第29-30页 |
2.4.3 A/D转换模块 | 第30-32页 |
2.5 脑电检测模块硬件设计 | 第32-39页 |
2.5.1 前端处理模块 | 第33页 |
2.5.2 ADS1298模块 | 第33-39页 |
2.6 数据通信模块 | 第39-40页 |
2.7 PCB板及产品设计 | 第40-44页 |
3 多功能经颅直流电刺激仪的软件设计 | 第44-66页 |
3.1 下位机软件设计 | 第44-55页 |
3.1.1 VHDL硬件描述语言 | 第44-45页 |
3.1.2 FPGA开发流程 | 第45-46页 |
3.1.3 各功能模块软件设计 | 第46-55页 |
3.2 上位机软件设计 | 第55-66页 |
3.2.1 LabVIEW软件简介 | 第55-56页 |
3.2.2 VISA串口收发软件设计 | 第56-57页 |
3.2.3 经颅直流电刺激控制软件设计 | 第57-60页 |
3.2.4 脑电接收及处理软件设计 | 第60-66页 |
4 系统调试及参数指标测试 | 第66-76页 |
4.1 输出波形测试 | 第67-69页 |
4.2 刺激输出恒流特性及带负载能力测试 | 第69-72页 |
4.3 脑电采集模块指标参数及功能测试 | 第72-76页 |
5 总结与展望 | 第76-78页 |
5.1 总结 | 第76-77页 |
5.2 展望 | 第77-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-84页 |
附录 | 第84页 |
A. 作者在攻读学位期间发表的论文目录 | 第84页 |
B. 作者在攻读学位期间取得的科研成果目录 | 第84页 |