| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 引言 | 第10-15页 |
| 1.1 课题的背景 | 第10-11页 |
| 1.2 课题的意义 | 第11-12页 |
| 1.3 国内外研究现状 | 第12页 |
| 1.3.1 国外研究现状 | 第12页 |
| 1.3.2 国内研究现状 | 第12页 |
| 1.4 本课题研究内容与成果 | 第12-13页 |
| 1.5 论文的内容与结构 | 第13-15页 |
| 第二章 电法勘探数据采集接收机硬件设计 | 第15-85页 |
| 2.1 接收机仪器的整体硬件设计 | 第15-16页 |
| 2.2 接收机STM32部分的硬件设计 | 第16-34页 |
| 2.2.1 高效低功耗低成本内核Cortex-M4 | 第16-18页 |
| 2.2.2 STM32部分的硬件设计 | 第18-34页 |
| 2.3 接收机FPGA部分的硬件设计 | 第34-44页 |
| 2.3.1 Xilinx高性能FPGA | 第34-35页 |
| 2.3.2 FPGA部分的硬件设计 | 第35-44页 |
| 2.4 接收机DSP部分的硬件设计 | 第44-58页 |
| 2.4.1 德州仪器高性能DSP | 第44页 |
| 2.4.2 DSP部分的硬件设计 | 第44-58页 |
| 2.5 GPS同步电路的硬件设计 | 第58-61页 |
| 2.5.1 GPS简介 | 第58-59页 |
| 2.5.2 GPS硬件部分的射频电路设计 | 第59-61页 |
| 2.6 模拟前端电路的硬件设计 | 第61-71页 |
| 2.6.1 一阶无源滤波器设计 | 第61-62页 |
| 2.6.2 可编程增益放大器设计 | 第62-64页 |
| 2.6.3 二阶有源低通滤波器设计 | 第64-66页 |
| 2.6.4 单端转差分电路设计 | 第66-67页 |
| 2.6.5 ADC电路设计 | 第67-71页 |
| 2.7 系统电源设计 | 第71-84页 |
| 2.8 本章小结 | 第84-85页 |
| 第三章 电法勘探数据采集接收机软件设计 | 第85-98页 |
| 3.1 接收机仪器的整体软件设计 | 第85页 |
| 3.2 接收机STM32部分的软件设计 | 第85-95页 |
| 3.2.1 软件整体功能与架构 | 第86-87页 |
| 3.2.2 操作系统与文件系统 | 第87-89页 |
| 3.2.3 图形界面设计 | 第89页 |
| 3.2.4 各部分驱动程序开发 | 第89-95页 |
| 3.3 接收机FPGA部分的软件设计 | 第95页 |
| 3.4 接收机DSP部分的软件设计 | 第95-97页 |
| 3.5 本章小结 | 第97-98页 |
| 第四章 电法勘探数据采集接收机的测试与相关性能参数 | 第98-103页 |
| 4.1 接收机的测试 | 第98-101页 |
| 4.1.1 正弦波(200mV)的测试 | 第98-100页 |
| 4.1.2 正弦波(4mV)的测试 | 第100页 |
| 4.1.3 方波(200mV)的测试 | 第100-101页 |
| 4.2 相关性能参数 | 第101-102页 |
| 4.3 本章小结 | 第102-103页 |
| 第五章 总结与展望 | 第103-105页 |
| 致谢 | 第105-106页 |
| 参考文献 | 第106-108页 |
| 附录 | 第108页 |
| 个人简历 | 第108页 |
| 论文发表 | 第108页 |
| 软件著作权 | 第108页 |
| 获奖成果证书 | 第108页 |
| 专利 | 第108页 |