摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·引言 | 第7-8页 |
·阵列雷达DBF实时信号处理的研究进展及现状 | 第8-9页 |
·论文课题研究的主要工作内容 | 第9-10页 |
第二章 阵列雷达中频信号接收技术及硬件系统研究 | 第10-25页 |
·单通道数字下变频的基本方法 | 第10-11页 |
·采样定理 | 第11-13页 |
·FPGA开发流程 | 第13-15页 |
·电路功能设计 | 第13页 |
·设计输入 | 第13-14页 |
·功能仿真 | 第14页 |
·综合 | 第14页 |
·综合后仿真 | 第14-15页 |
·实现与布局布线 | 第15页 |
·时序仿真与验证 | 第15页 |
·板级仿真与验证 | 第15页 |
·芯片编程与调试 | 第15页 |
·本文阵列雷达DBF实时信号处理技术的硬件系统及构成 | 第15-20页 |
·模数转换器ADC9215 | 第16-17页 |
·FPGA芯片的介绍 | 第17-19页 |
·数模转换器AD9764 | 第19-20页 |
·多通道数字下变频的FPGA硬件实现基本方法 | 第20-24页 |
·产生本振信号的原理 | 第20-22页 |
·FPGA上低通滤波器的设置 | 第22-23页 |
·在线逻辑分析仪器的介绍及FPGA硬件实现数字下变频 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 阵列雷达数字波束合成(DBF)技术研究 | 第25-34页 |
·数字波束形成(DBF)组成和特点 | 第25-27页 |
·数字波束形成(DBF)算法原理 | 第27-31页 |
·数字阵列雷达数字波束形成DBF技术的FPGA实现 | 第31-33页 |
·本章小结 | 第33-34页 |
第四章 数字阵列雷达合成信号脉冲压缩技术研究 | 第34-42页 |
·脉冲压缩的原理 | 第34-37页 |
·脉冲压缩理论上实现方法 | 第37-40页 |
·时域脉冲压缩的实现原理 | 第38-39页 |
·频域脉冲压缩的实现原理 | 第39-40页 |
·FPGA硬件实现时域脉冲压缩 | 第40-41页 |
·本章小结 | 第41-42页 |
第五章 自适应阵列雷达数字信号处理系统设计和仿真研究 | 第42-56页 |
·自适应数字波束形成系统设计 | 第42-43页 |
·自适应数字波束形成原理 | 第43-44页 |
·自适应算法原理 | 第44-46页 |
·最小均方误差(LMS)的介绍 | 第44-45页 |
·均方误差原理 | 第45-46页 |
·几种均方误差自适应波束形成的数学仿真 | 第46-53页 |
·已知天线参考方向信号的均方误差自适应波束形成 | 第46-48页 |
·基于Frost LMS自适应算法的自适应波束形成 | 第48-50页 |
·基于广义旁瓣对消器LMS算法的自适应波束形成 | 第50-53页 |
·FPGA硬件实现自适应波束形成 | 第53-55页 |
·本章小结 | 第55-56页 |
第六章 总结与展望 | 第56-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-61页 |
科研工作及发表论文 | 第61页 |