基于检错重传的NoC容错路由设计
摘要 | 第3-4页 |
Abstract | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 课题背景及意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.2.1 国外研究现状 | 第9-10页 |
1.2.2 国内研究现状 | 第10-11页 |
1.3 NoC网络故障分类与容错方法研究 | 第11-12页 |
1.3.1 NoC网络故障分类 | 第11页 |
1.3.2 NoC容错方法研究 | 第11-12页 |
1.4 论文主要研究内容 | 第12-13页 |
1.5 论文组织结构 | 第13-14页 |
2 NoC故障容错关键技术研究 | 第14-22页 |
2.1 NoC可靠性关键技术研究 | 第14-19页 |
2.1.1 网络拓扑结构 | 第14-15页 |
2.1.2 路由算法 | 第15-16页 |
2.1.3 容错机制 | 第16-19页 |
2.2 NoC瞬时故障容错算法研究 | 第19-20页 |
2.2.1 可靠性传输算法 | 第19页 |
2.2.2 端到端随机路由算法 | 第19-20页 |
2.3 容错算法的性能评价指标 | 第20-22页 |
3 混合检错重传容错算法建模 | 第22-35页 |
3.1 模型建立思想 | 第22-23页 |
3.2 算法描述 | 第23-26页 |
3.3 算法建模与分析 | 第26-35页 |
3.3.1 算法性能模型建立 | 第26-28页 |
3.3.2 算法性能分析与比较 | 第28-34页 |
3.3.3 算法分析小结 | 第34-35页 |
4 基于混合检错重传的NoC容错路由设计 | 第35-55页 |
4.1 数据包格式定义 | 第35-36页 |
4.2 容错路由器的RTL模型设计 | 第36-50页 |
4.2.1 路由器模块的划分 | 第37-38页 |
4.2.2 输入控制器设计 | 第38-40页 |
4.2.3 比较单元设计 | 第40-41页 |
4.2.4 缓冲区的设计 | 第41-43页 |
4.2.5 输出控制器设计 | 第43-45页 |
4.2.6 路由计算模块 | 第45-47页 |
4.2.7 仲裁器与交换开关设计 | 第47-49页 |
4.2.8 编解码单元设计 | 第49-50页 |
4.3 NoC容错路由网络模型建立 | 第50-53页 |
4.3.1 数据包产生模块 | 第52-53页 |
4.3.2 反馈信号产生模块 | 第53页 |
4.4 NoC容错路由的仿真与综合 | 第53-55页 |
5 功能验证与性能分析 | 第55-69页 |
5.1 功能验证 | 第55-57页 |
5.2 性能评估及对比分析 | 第57-69页 |
5.2.1 容错能力分析 | 第57-60页 |
5.2.2 有效数据吞吐量分析 | 第60-66页 |
5.2.3 功耗开销分析 | 第66-67页 |
5.2.4 面积开销分析 | 第67-69页 |
结论 | 第69-70页 |
参考文献 | 第70-72页 |
攻读硕士学位期间发表学术论文情况 | 第72-73页 |
致谢 | 第73-75页 |