基于FPGA的高速CPM数据传输系统
摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第6-10页 |
1.1 CPM调制技术概述 | 第6页 |
1.2 CPM的发展历程和现状 | 第6-7页 |
1.3 FPGA器件简介 | 第7-8页 |
1.4 本文主要研究工作和内容安排 | 第8-10页 |
第二章 CPM调制方式原理 | 第10-20页 |
2.1 连续相位调制(CPM)信号 | 第10-12页 |
2.2 CPM信号的倾斜相位表示法 | 第12-15页 |
2.3 CPM信号的频谱特性 | 第15-20页 |
第三章 CPM系统硬件平台的设计 | 第20-34页 |
3.1 CPM系统的调制设计 | 第20-22页 |
3.2 CPM系统的同步设计 | 第22-28页 |
3.2.1 同步设计的整体策略 | 第22-23页 |
3.2.2 同步的硬件实现和软件仿真 | 第23-28页 |
3.3 CPM系统的解调设计 | 第28-32页 |
3.3.1 解调的设计原理 | 第28-30页 |
3.3.2 解调的硬件实现和软件仿真 | 第30-32页 |
3.4 本章小结 | 第32-34页 |
第四章 CPM系统硬件平台的实现 | 第34-46页 |
4.1 系统总体设计实现 | 第34-36页 |
4.2 系统硬件板卡简要介绍 | 第36-38页 |
4.3 FPGA主要模块实测 | 第38-43页 |
4.3.1 调制组帧模块 | 第38-40页 |
4.3.2 同步模块 | 第40-41页 |
4.3.3 解调译码模块 | 第41-43页 |
4.4 系统联调测试 | 第43-45页 |
4.5 本章小结 | 第45-46页 |
第五章 结束语 | 第46-48页 |
致谢 | 第48-50页 |
参考文献 | 第50-52页 |