摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-22页 |
1.1 研究背景 | 第16-19页 |
1.1.1 无线通信的发展过程 | 第16-17页 |
1.1.2 无线通信收发机结构 | 第17-19页 |
1.1.3 小数N频率综合器的研究 | 第19页 |
1.2 研究现状 | 第19-21页 |
1.3 论文的主要工作 | 第21页 |
1.4 论文的组织结构 | 第21-22页 |
第二章 PLLFS概述 | 第22-32页 |
2.1 频率合成技术概述 | 第22-24页 |
2.1.1 直接模拟频率合成 | 第22-23页 |
2.1.2 直接数字频率合成 | 第23页 |
2.1.3 PLLFS | 第23-24页 |
2.2 PLLFS的结构分类 | 第24-26页 |
2.2.1 整数N频率综合器 | 第24-25页 |
2.2.2 小数N频率综合器 | 第25页 |
2.2.3 双环路频率综合器 | 第25-26页 |
2.3 PLLFS的线性化模型 | 第26-29页 |
2.4 PLLFS的传输函数及性能指标 | 第29-31页 |
2.5 本章小结 | 第31-32页 |
第三章 Sigma-Delta调制器(SDM) | 第32-56页 |
3.1 分频器 | 第32-40页 |
3.1.1 触发器结构 | 第32-35页 |
3.1.2 双模分频器(DMD) | 第35-38页 |
3.1.3 多模分频器(MMD) | 第38-40页 |
3.2 小数N分频原理 | 第40-42页 |
3.3 Sigma-Delta调制器 | 第42-55页 |
3.3.1 Sigma-Delta调制技术 | 第42-45页 |
3.3.2 Sigma-Delta调制器的结构和特性 | 第45-55页 |
3.4 本章小结 | 第55-56页 |
第四章 Sigma-Delta调制器的硬件实现 | 第56-66页 |
4.1 Sigma-Delta调制器的Simulink仿真 | 第56-59页 |
4.2 Sigma-Delta调制器的硬件实现 | 第59-65页 |
4.2.1 功能仿真 | 第59-60页 |
4.2.2 逻辑综合 | 第60-64页 |
4.2.3 版图生成 | 第64-65页 |
4.3 本章小结 | 第65-66页 |
第五章 结论和展望 | 第66-68页 |
参考文献 | 第68-72页 |
致谢 | 第72-74页 |
作者简介 | 第74-75页 |