首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高速高精度流水线A/D转换器设计研究

摘要第5-6页
ABSTRACT第6页
符号对照表第10-11页
缩略语对照表第11-14页
第一章 绪论第14-16页
    1.1 论文的研究背景和研究意义第14页
    1.2 高速高精度流水线A/D转换器的国内外研究现状第14-15页
    1.3 论文的组织结构第15-16页
第二章 流水线A/D转换器的设计原理和误差分析第16-32页
    2.1 流水线A/D转换器概述第16-19页
        2.1.1 流水线A/D转换器的原理分析第16-17页
        2.1.2 数字校准技术第17-19页
    2.2 前端S/H电路第19-24页
        2.2.1 S/H电路概述第19-20页
        2.2.2 常见的S/H电路结构第20-22页
        2.2.3 S/H电路的误差分析第22-24页
    2.3 MDAC电路第24-27页
        2.3.1 MDAC工作原理第24页
        2.3.2 典型的 1.5 位/级MDAC结构第24-25页
        2.3.3 MDAC电路的误差分析第25-27页
    2.4 sub-ADC电路第27-31页
        2.4.1 sub-ADC概述第27-28页
        2.4.2 sub-ADC中比较器电路分析第28-30页
        2.4.3 sub-ADC电路的误差分析第30-31页
    2.5 本章小结第31-32页
第三章 流水线A/D转换器的参数分析与优化第32-44页
    3.1 系统噪声分析与优化第32-35页
        3.1.1 热噪声第32-34页
        3.1.2 系统噪声分析与优化第34-35页
    3.2 系统功耗分析与优化第35-38页
        3.2.1 系统功耗分析第35-37页
        3.2.2 统功耗优化第37-38页
    3.3 系统线性度分析与优化第38-41页
        3.3.1 表征系统线性度的性能参数第38-39页
        3.3.2 系统线性度分析与优化第39-41页
    3.4 各级需满足的精度要求讨论第41-42页
        3.4.1 各流水线级需满足的精度要求第41-42页
        3.4.2 开关电容电路中采样电容值的考虑第42页
    3.5 本章小结第42-44页
第四章 13位 40MSPS流水线A/D转换器的系统级设计第44-66页
    4.1 ADC系统级设计与优化第44-49页
        4.1.1 量化级数和各级量化精度的选取第44-45页
        4.1.2 缩减因子的确定第45-48页
        4.1.3 各级采样电容的确定第48-49页
    4.2 第一级MDAC电路的设计第49-62页
        4.2.1 带溢出位判断的 1.5 位MDAC结构第49-50页
        4.2.2 运算放大器第50-58页
        4.2.3 栅压自举开关第58-61页
        4.2.4 第一级MDAC电路的性能仿真第61-62页
    4.3 ADC整体性能仿真第62-64页
        4.3.1 不同工艺角下的性能仿真第62页
        4.3.2 不同的输入信号频率下的性能仿真第62-63页
        4.3.3 不同温度条件下的性能仿真第63页
        4.3.4 性能总结与对比第63-64页
    4.4 版图实现第64-65页
    4.5 本章小结第65-66页
第五章 总结与展望第66-68页
参考文献第68-72页
致谢第72-74页
作者简介第74-75页

论文共75页,点击 下载论文
上一篇:Sigma-Delta模数转换器中数字抽取滤波器的设计与ASIC实现
下一篇:小数N频率综合器中Sigma-Delta调制器的研究与设计