摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 课题来源与研究背景 | 第8-9页 |
1.1.1 课题来源 | 第8页 |
1.1.2 研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 研究内容与设计指标 | 第10-11页 |
1.3.1 研究内容 | 第10-11页 |
1.3.2 设计要求 | 第11页 |
1.4 论文组织 | 第11-12页 |
第2章 集成电路设计功能验证方法及RapidIO交换机芯片概述 | 第12-26页 |
2.1 功能验证常用的方法学 | 第12-15页 |
2.1.1 形式验证 | 第12-13页 |
2.1.2 基于断言的验证 | 第13-14页 |
2.1.3 基于仿真的动态验证 | 第14-15页 |
2.2 UVM验证方法学概述 | 第15-18页 |
2.2.1 UVM的发展 | 第15-16页 |
2.2.2 UVM的运行机制 | 第16-17页 |
2.2.3 UVM采用的验证语言 | 第17-18页 |
2.3 RapidIO交换机芯片的结构和功能概述 | 第18-24页 |
2.3.1 RapidIO交换机芯片的结构 | 第19-20页 |
2.3.2 RapidIO交换机芯片的功能特性 | 第20-24页 |
2.4 本章小结 | 第24-26页 |
第3章 UVM验证平台的设计与实现 | 第26-58页 |
3.1 UVM验证平台整体架构设计 | 第26-30页 |
3.1.1 UVM验证平台设计的技术难点 | 第26-27页 |
3.1.2 标准UVM验证平台架构 | 第27-28页 |
3.1.3 UVM验证平台整体架构设计 | 第28-30页 |
3.2 UVM验证平台各组件的设计实现 | 第30-57页 |
3.2.1 事务设计 | 第30-31页 |
3.2.2 驱动器设计 | 第31-35页 |
3.2.3 监测器设计 | 第35-37页 |
3.2.4 代理设计 | 第37-39页 |
3.2.5 参考模型设计 | 第39-42页 |
3.2.6 记分板设计 | 第42-43页 |
3.2.7 寄存器模型设计 | 第43-53页 |
3.2.8 环境设计 | 第53-55页 |
3.2.9 虚拟序列设计 | 第55-57页 |
3.3 本章小结 | 第57-58页 |
第4章 RapidIO交换机芯片的功能验证及仿真结果分析 | 第58-86页 |
4.1 数据交换通路验证 | 第58-60页 |
4.2 查找表功能验证 | 第60-62页 |
4.3 寄存器读写功能验证 | 第62-63页 |
4.4 入口缓存功能验证 | 第63-76页 |
4.4.1 入口水印线验证 | 第63-68页 |
4.4.2 入口队列阈值深度到达验证 | 第68-71页 |
4.4.3 入口重排阈值到达验证 | 第71-74页 |
4.4.4 入口重传验证 | 第74-76页 |
4.5 出口缓存功能验证 | 第76页 |
4.6 异常情况验证 | 第76-83页 |
4.6.1 TEA验证 | 第76-80页 |
4.6.2 出口重传验证 | 第80-83页 |
4.7 出口仲裁功能验证 | 第83-84页 |
4.8 覆盖率 | 第84-85页 |
4.9 本章小结 | 第85-86页 |
第5章 总结与展望 | 第86-88页 |
5.1 总结 | 第86页 |
5.2 展望 | 第86-88页 |
参考文献 | 第88-91页 |
攻读硕士学位期间发表的论文 | 第91-92页 |
致谢 | 第92页 |