空战训练状态监控系统的研究
摘要 | 第10-12页 |
ABSTRACT | 第12-14页 |
第一章 绪论 | 第15-20页 |
1.1 课题研究背景及意义 | 第15-16页 |
1.2 国内外发展现状 | 第16-17页 |
1.3 研究的主要内容 | 第17-18页 |
1.4 论文结构安排 | 第18-20页 |
第二章 系统总体方案 | 第20-22页 |
2.1 系统组成框图及工作原理 | 第20-21页 |
2.2 系统设计要求及性能指标 | 第21-22页 |
2.2.1 主要采集记录信息 | 第21页 |
2.2.2 记录容量 | 第21页 |
2.2.3 无线通信性能 | 第21页 |
2.2.4 其它国军标中相关要求 | 第21-22页 |
第三章 相关技术与理论 | 第22-34页 |
3.1 空战战术仿真技术 | 第22-25页 |
3.1.1 战术仿真技术概述 | 第22页 |
3.1.2 战术仿真技术的应用 | 第22页 |
3.1.3 空-空火控仿真 | 第22-23页 |
3.1.4 红外导引装置探测的数学模型 | 第23-25页 |
3.2 GJB289A总线标准协议 | 第25-28页 |
3.2.1 概述 | 第25-26页 |
3.2.2 传输方式 | 第26-27页 |
3.2.3 数据格式 | 第27-28页 |
3.3 FPGA技术 | 第28-30页 |
3.3.1 FPGA概述 | 第28-29页 |
3.3.2 FPGA技术发展 | 第29页 |
3.3.3 FPGA系统开发流程 | 第29-30页 |
3.4 基于TDMA无线网络通信技术 | 第30-34页 |
3.4.1 扩频通信系统研究 | 第30-32页 |
3.4.2 TURBO码编译实现算法 | 第32-34页 |
第四章 器件的选择 | 第34-41页 |
4.1 FPGA芯片的选择 | 第34-37页 |
4.1.1 SoC FPGA性能优势 | 第34-35页 |
4.1.2 SoC FPGA主要特性及内部结构 | 第35-36页 |
4.1.3 宽带HPS至FPGA互联干线链接 | 第36-37页 |
4.2 存储器的选择 | 第37-41页 |
第五章 硬件设计 | 第41-57页 |
5.1 数据采集组件的设计 | 第41-45页 |
5.1.1 RS422/485接口模块 | 第42-43页 |
5.1.2 GJB289A接口模块 | 第43-44页 |
5.1.3 地面维护接口模块 | 第44页 |
5.1.4 FLASH接口模块 | 第44页 |
5.1.5 通道仲裁模块 | 第44-45页 |
5.1.6 参数配置模块 | 第45页 |
5.2 武器接口组件的设计 | 第45-50页 |
5.2.1 数字信号处理模块 | 第45-48页 |
5.2.2 信号调理电路 | 第48-50页 |
5.3 数据处理组件的设计 | 第50-51页 |
5.3.1 主控模块 | 第51页 |
5.3.2 数据收发模块 | 第51页 |
5.4 数据记录组件的设计 | 第51-52页 |
5.5 数据传输组件的设计 | 第52-56页 |
5.5.1 组网方式 | 第52-54页 |
5.5.2 总体结构 | 第54页 |
5.5.3 腔体滤波器 | 第54页 |
5.5.4 射频前端单元 | 第54-55页 |
5.5.5 射频处理单元 | 第55页 |
5.5.6 基带处理单元 | 第55-56页 |
5.6 电源管理组件的设计 | 第56-57页 |
第六章 软件设计 | 第57-65页 |
6.1 FLASH存储器软件 | 第57-60页 |
6.2 数据处理组件软件 | 第60-62页 |
6.3 数据采集组件软件 | 第62页 |
6.4 武器接口组件软件 | 第62-65页 |
第七章 总结与展望 | 第65-67页 |
参考文献 | 第67-70页 |
致谢 | 第70-71页 |
学位论文评阅及答辩情况表 | 第71页 |