FT-XDSP高性能64位定点SIMD乘加部件的设计与实现
| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-20页 |
| ·课题背景 | 第12-13页 |
| ·相关研究现状 | 第13-15页 |
| ·加法器研究介绍 | 第13-14页 |
| ·乘法器研究介绍 | 第14-15页 |
| ·FT-XDSP概述 | 第15-18页 |
| ·FT-XDSP总体结构介绍 | 第15-17页 |
| ·向量运算单元介绍 | 第17-18页 |
| ·研究内容与论文的组织结构 | 第18-20页 |
| ·论文的研究内容 | 第18-19页 |
| ·论文的组织结构 | 第19-20页 |
| 第二章 64位SIMD乘法器的研究和实现 | 第20-33页 |
| ·乘法器关键技术概述 | 第20-25页 |
| ·Booth算法 | 第20-21页 |
| ·有限符号位扩展技术 | 第21-22页 |
| ·压缩器与华莱士树 | 第22-25页 |
| ·64位SIMD乘法器的一般结构 | 第25-28页 |
| ·体系结构 | 第25-26页 |
| ·SIMD实现方式 | 第26-27页 |
| ·部分积压缩阵列 | 第27-28页 |
| ·64位SIMD乘法器的改进结构 | 第28-31页 |
| ·体系结构 | 第28-29页 |
| ·SIMD实现方式 | 第29-30页 |
| ·部分积压缩阵列的改进 | 第30-31页 |
| ·性能分析 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第三章 FT-XDSP定点乘加部件的设计与实现 | 第33-53页 |
| ·算法映射 | 第33-35页 |
| ·蝶形运算 | 第33页 |
| ·复数乘法 | 第33-34页 |
| ·FIR滤波算法 | 第34-35页 |
| ·FT-XDSP MAC部件指令集设计 | 第35-38页 |
| ·指令格式与指令编码 | 第35-38页 |
| ·指令流水划分 | 第38页 |
| ·FT-XDSP MAC部件总体结构设计 | 第38-40页 |
| ·多周期指令流水线实现 | 第40-46页 |
| ·流水线第一、二站设计实现 | 第41-42页 |
| ·流水线第三站设计实现 | 第42-44页 |
| ·流水线第四站设计实现 | 第44-46页 |
| ·流水线选择模块设计实现 | 第46页 |
| ·关键模块的结构设计 | 第46-51页 |
| ·并行前缀加法器 | 第46-48页 |
| ·单周期指令结构 | 第48-49页 |
| ·32位乘法器模块设计 | 第49-50页 |
| ·定点/浮点复用模块设计 | 第50-51页 |
| ·本章小结 | 第51-53页 |
| 第四章 定点乘加部件的优化、综合与验证 | 第53-70页 |
| ·逻辑综合与优化 | 第53-60页 |
| ·逻辑优化的一般方法 | 第53-54页 |
| ·优化前的关键路径 | 第54-55页 |
| ·单周期模块的改进与优化 | 第55-56页 |
| ·多周期关键模块的改进与优化 | 第56-58页 |
| ·流水线的优化 | 第58-59页 |
| ·优化后的定点MAC性能分析 | 第59-60页 |
| ·验证方法与验证方案 | 第60-62页 |
| ·基于模拟的验证方法 | 第60-61页 |
| ·验证方案 | 第61-62页 |
| ·定点MAC部件的验证 | 第62-69页 |
| ·模块级验证 | 第62-64页 |
| ·VPE验证 | 第64-68页 |
| ·系统级验证 | 第68-69页 |
| ·本章小结 | 第69-70页 |
| 第五章 结束语 | 第70-72页 |
| ·全文总结 | 第70-71页 |
| ·工作展望 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-76页 |
| 作者在学期间取得的学术成果 | 第76页 |