实时图像处理系统的硬件设计与实现
摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-9页 |
第1章 绪论 | 第9-15页 |
·课题背景 | 第9页 |
·课题相关技术 | 第9-12页 |
·数字信号处理硬件技术 | 第9-11页 |
·高速串行接口技术 | 第11-12页 |
·国内外发展现状以及研究内容 | 第12-13页 |
·论文结构 | 第13-15页 |
第2章 系统设计方案 | 第15-23页 |
·系统技术要求 | 第15页 |
·并行系统结构 | 第15-17页 |
·多 DSP+FPGA 方案 | 第17-19页 |
·处理器选型 | 第17页 |
·互联总线与结构 | 第17-18页 |
·多 DSP+FPGA 方案设计 | 第18-19页 |
·多核 DSP+FPGA 方案 | 第19-22页 |
·多核处理器选型 | 第19-20页 |
·多核 DSP+FPGA 方案设计 | 第20-21页 |
·两种并行系统方案性能比较 | 第21-22页 |
·本章小结 | 第22-23页 |
第3章 系统硬件电路设计 | 第23-41页 |
·电源电路设计 | 第23-29页 |
·AC-DC 电路设计 | 第23-24页 |
·多 DSP 系统 DC-DC 电路设计 | 第24-26页 |
·多核 DSP 系统 DC-DC 电路设计 | 第26-29页 |
·存储器接口电路设计 | 第29-35页 |
·层次式存储结构与存储空间分配 | 第29-31页 |
·高速片外主存 | 第31-33页 |
·引导 Flash 电路 | 第33-35页 |
·通信接口电路设计 | 第35-40页 |
·多 DSP 系统通信接口电路 | 第35-38页 |
·多核 DSP 系统通信接口电路 | 第38-40页 |
·本章小结 | 第40-41页 |
第4章 信号完整性分析与设计 | 第41-63页 |
·高速数字系统设计 | 第41-43页 |
·高速数字系统设计与信号完整性分析 | 第41-42页 |
·高速数字系统设计流程 | 第42-43页 |
·传输线理论及其设计中的应用 | 第43-50页 |
·传输线模型与特征阻抗计算 | 第43-46页 |
·反射与串扰在设计中的解决方法 | 第46-50页 |
·电源完整性分析与设计 | 第50-54页 |
·PDN 组成以及电容的非理想特性 | 第50-53页 |
·基于目标阻抗的 PDN 设计方法 | 第53-54页 |
·系统设计实现与仿真分析 | 第54-62页 |
·印制电路板设计 | 第54-58页 |
·仿真分析 | 第58-62页 |
·本章小结 | 第62-63页 |
第5章 系统测试 | 第63-72页 |
·电路基本功能测试 | 第63-68页 |
·阻抗测试 | 第63-65页 |
·电源转换电路 | 第65-66页 |
·通信接口功能测试 | 第66-68页 |
·图像处理测试 | 第68-70页 |
·联调测试系统组成 | 第68-69页 |
·系统任务分配与测试结果 | 第69-70页 |
·环境适应性测试 | 第70-71页 |
·本章小结 | 第71-72页 |
总结 | 第72-74页 |
参考文献 | 第74-78页 |
攻读硕士学位期间所发表的学术论文 | 第78-80页 |
致谢 | 第80页 |