致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-12页 |
1 引言 | 第12-17页 |
·研究背景 | 第12-13页 |
·计算机联锁 | 第12-13页 |
·调度集中 | 第13页 |
·国内外发展现状 | 第13-15页 |
·国外发展现状 | 第13-14页 |
·国内发展现状 | 第14-15页 |
·本课题研究的意义和方法 | 第15-16页 |
·研究意义 | 第15-16页 |
·研究方法 | 第16页 |
·论文的主要研究内容 | 第16-17页 |
2 CTC联锁仿真系统总体设计 | 第17-24页 |
·CTC联锁仿真系统的总体框架 | 第17-18页 |
·层次结构设计 | 第18-20页 |
·应用程序层 | 第18-19页 |
·嵌入式层 | 第19页 |
·硬件控制层 | 第19-20页 |
·功能模块设计 | 第20-21页 |
·CTC调度中心系统 | 第20页 |
·车站CTC联锁仿真系统 | 第20-21页 |
·数据流向和处理过程 | 第21-22页 |
·软件开发环境的统一性设计 | 第22-23页 |
·.Net(Compact)Framework编程框架 | 第22页 |
·Visual Studio开发环境 | 第22-23页 |
·本章小结 | 第23-24页 |
3 联锁仿真系统硬件设计 | 第24-40页 |
·系统功能需求 | 第24页 |
·处理器选型和硬件结构 | 第24-25页 |
·辅助模块设计 | 第25-28页 |
·电源模块 | 第25-26页 |
·时钟电路 | 第26-27页 |
·复位电路 | 第27页 |
·存储系统 | 第27-28页 |
·通信接口设计 | 第28-30页 |
·USB接口 | 第28-29页 |
·以太网接口 | 第29-30页 |
·RS-232接口 | 第30页 |
·联锁下位机硬件设计 | 第30-39页 |
·联锁下位机总体设计 | 第30-31页 |
·STM32控制器介绍 | 第31-32页 |
·监测量输入通道设计 | 第32-33页 |
·控制量输出通道设计 | 第33-35页 |
·接口转换板设计 | 第35-36页 |
·PCB设计及注意事项 | 第36-39页 |
·本章小结 | 第39-40页 |
4 联锁仿真系统软件设计 | 第40-58页 |
·嵌入式操作系统移植 | 第40-43页 |
·嵌入式操作系统选择 | 第40-41页 |
·Windows CE 6.0系统定制 | 第41-43页 |
·基于Windows CE 6.0的联锁上位机程序开发 | 第43-49页 |
·开发和运行环境 | 第43-44页 |
·程序模块设计 | 第44页 |
·网络与通信模块 | 第44-45页 |
·调度计划操作模块 | 第45页 |
·CTC自律逻辑模块 | 第45-46页 |
·运行操作和表示模块 | 第46-49页 |
·联锁下位机程序设计 | 第49-57页 |
·需求分析 | 第49-50页 |
·联锁仿真模块 | 第50-52页 |
·程序控制流程 | 第52-53页 |
·通信帧设计 | 第53-56页 |
·故障导向安全原则 | 第56-57页 |
·本章小结 | 第57-58页 |
5 CTC调度中心设计与功能实现 | 第58-77页 |
·程序总体设计 | 第58-60页 |
·需求分析 | 第58页 |
·程序的模块结构 | 第58-59页 |
·面向对象的设计原则 | 第59-60页 |
·程序的组织结构 | 第60-65页 |
·系统主项目Main | 第61-62页 |
·数据结构类库项目DataType | 第62-63页 |
·绘图项目Draw | 第63-64页 |
·CTC服务项目Server | 第64-65页 |
·网络通信协议设计 | 第65-66页 |
·网络协议选择 | 第65页 |
·网络协议设计 | 第65-66页 |
·用户界面设计 | 第66-70页 |
·登陆窗口 | 第66-67页 |
·系统主界面 | 第67-68页 |
·启动CTC服务器 | 第68-69页 |
·制定和调整行车计划 | 第69-70页 |
·查看列车运行情况和发车 | 第70页 |
·系统功能展示 | 第70-76页 |
·与CTC调度中心中心建立连接 | 第70-71页 |
·系统结构和监控功能 | 第71-73页 |
·非常站控模式 | 第73-75页 |
·CTC自律模式接发车 | 第75-76页 |
·本章小结 | 第76-77页 |
6 结论 | 第77-78页 |
·结论 | 第77页 |
·不足与展望 | 第77-78页 |
参考文献 | 第78-80页 |
附录A 红果园站联锁表片段 | 第80-81页 |
附录B 联锁下位机硬件电路图(部分) | 第81-82页 |
作者简历 | 第82-84页 |
学位论文数据集 | 第84页 |