| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景及意义 | 第7-8页 |
| ·国内外研究现状 | 第8-9页 |
| ·本文的研究内容与主要工作 | 第9-11页 |
| 第二章 CPM 信号模型及最大似然序列检测 | 第11-19页 |
| ·CPM 信号模型 | 第11-13页 |
| ·CPM 信号的状态表示 | 第13-14页 |
| ·CPM 最大似然序列检测 | 第14-18页 |
| ·最大似然准则的基本原理 | 第14-16页 |
| ·最大似然序列检测 | 第16-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 多符号差分解调 | 第19-35页 |
| ·CPM 差分信号的记忆特性 | 第19-20页 |
| ·解调原理 | 第20-21页 |
| ·性能分析 | 第21-22页 |
| ·数值仿真结果 | 第22-32页 |
| ·差分符号数对性能的影响 | 第22-24页 |
| ·抗参数估计误差的能力 | 第24-32页 |
| ·运算复杂度分析 | 第32-33页 |
| ·本章小结 | 第33-35页 |
| 第四章 基于模型设计的多符号差分解调 FPGA 实现 | 第35-47页 |
| ·基于模型设计概述 | 第35-37页 |
| ·MBD 的多符号差分解调 FPGA 实现 | 第37-42页 |
| ·开发平台简介 | 第37页 |
| ·MBD 的 FPGA 实现流程 | 第37-38页 |
| ·多符号差分解调 FPGA 实现 | 第38-42页 |
| ·HIL 硬件仿真 | 第42-45页 |
| ·HIL 原理 | 第42-43页 |
| ·多符号差分解调 HIL 测试 | 第43-45页 |
| ·本章小结 | 第45-47页 |
| 第五章 多符号差分盲解调器设计与实现 | 第47-57页 |
| ·关键问题分析 | 第47-48页 |
| ·方案设计 | 第48-49页 |
| ·结构可变模块解决方法 | 第48页 |
| ·参数可变模块解决方法 | 第48-49页 |
| ·整体方案 | 第49页 |
| ·解调器的实现 | 第49-55页 |
| ·用户自定义 IP 核快速实现 | 第49-53页 |
| ·MicroBlaze 软核定制 | 第53-54页 |
| ·全局重构技术研究 | 第54-55页 |
| ·硬件协同仿真 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第六章 总结与展望 | 第57-59页 |
| ·全文总结 | 第57-58页 |
| ·进一步的研究工作 | 第58-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-64页 |