| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-14页 |
| ·论文研究背景 | 第9页 |
| ·LTE与LTE-Advanced项目 | 第9-11页 |
| ·基于通用处理器的SDR技术 | 第11-12页 |
| ·LTE中信道估计技术的应用 | 第12-13页 |
| ·论文的主要工作及文章结构安排 | 第13-14页 |
| ·论文课题来源 | 第13页 |
| ·本文主要结构 | 第13-14页 |
| 第二章 LTE信道估计算法在GPP上的并行优化 | 第14-31页 |
| ·LTE中的信道估计算法 | 第14-23页 |
| ·LTE下行中的导频结构 | 第15-17页 |
| ·导频位置的信道估计 | 第17-19页 |
| ·非导频位置的插值算法 | 第19-21页 |
| ·信道估计算法性能仿真与分析 | 第21-23页 |
| ·Intel多核通用处理器的并行处理技术 | 第23-26页 |
| ·Intel通用处理器多核多线程处理机制 | 第24-25页 |
| ·Intel通用处理器的指令级并行处理 | 第25-26页 |
| ·LTE信道估计算法在GPP上的并行优化 | 第26-30页 |
| ·多线程并行优化 | 第26页 |
| ·指令级并行优化 | 第26-27页 |
| ·LTE信道估计算法在GPP上的并行优化测试 | 第27-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 基于GPP的LTE共享信道设计与实现 | 第31-53页 |
| ·LTE共享信道的信号处理流程 | 第31-36页 |
| ·LTE 帧结构 | 第31-34页 |
| ·LTE下行共享信道 | 第34-36页 |
| ·LTE上行共享信道 | 第36页 |
| ·LTE下行共享信道基带处理模块设计 | 第36-46页 |
| ·传输块CRC校验模块设计 | 第37-38页 |
| ·信道编码与速率匹配模块设计 | 第38-44页 |
| ·OFDM调制模块设计 | 第44-46页 |
| ·下行信道估计模块设计 | 第46页 |
| ·LTE上行共享信道基带处理模块设计 | 第46-48页 |
| ·SC-FDMA调制模块设计 | 第47页 |
| ·上行信道估计模块设计 | 第47-48页 |
| ·LTE上下行共享信道在GPP-SDR平台的验证 | 第48-52页 |
| ·本章小结 | 第52-53页 |
| 第四章 TD-LTE实时通信链路在SORA平台上的实现 | 第53-70页 |
| ·SORA开发平台架构 | 第53-58页 |
| ·SORA平台硬件架构 | 第53-55页 |
| ·SORA平台软件架构 | 第55-56页 |
| ·SORA平台射频的发送与接收机制 | 第56-58页 |
| ·TD-LTE实时通信链路的时序同步与上下行切换方案 | 第58-64页 |
| ·TD-LTE时序同步与上下行切换方案设计 | 第58-60页 |
| ·同步序列与同步算法 | 第60-62页 |
| ·TD-LTE时序同步与上下行切换方案测试 | 第62-64页 |
| ·TD-LTE实时通信链路的实现 | 第64-69页 |
| ·本章小结 | 第69-70页 |
| 第五章 总结与展望 | 第70-72页 |
| ·论文总结 | 第70-71页 |
| ·未来研究展望 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 致谢 | 第74-75页 |