摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
1 绪论 | 第8-11页 |
·国内外现状 | 第8页 |
·本科题研究的目的和意义 | 第8-9页 |
·项目目标及主要工作 | 第9-10页 |
·本论文内容及结构 | 第10-11页 |
2 项目平台及开发工具介绍 | 第11-19页 |
·LED 大屏幕控制系统介绍 | 第11-13页 |
·FPGA 及 FPGA 开发软件简介 | 第13-19页 |
·FPGA 技术 | 第13页 |
·FPGA 基本结构与工作原理 | 第13-15页 |
·SOPC 技术简介 | 第15-16页 |
·NIOS2 软核简介 | 第16-17页 |
·FPGA 及 SOPC 开发流程 | 第17页 |
·Quartus2 软件开发环境介绍 | 第17-18页 |
·Nios2 SBT 软件开发环境介绍 | 第18-19页 |
3 系统方案设计与模块划分 | 第19-27页 |
·LED 大屏幕控制系统接收卡原理 | 第19-20页 |
·系统总体方案设计 | 第20-26页 |
·系统总体功能原理 | 第20页 |
·系统硬件平台 | 第20-22页 |
·系统软件流程 | 第22页 |
·系统程序状态转移图 | 第22-24页 |
·FPGA 远程程序升级原理及 EPCS 程序存储器空间划分 | 第24-26页 |
·系统设计模块的划分 | 第26-27页 |
4 系统详细设计及调试 | 第27-67页 |
·CYCLONE4FPGA 简介 | 第27-29页 |
·AVALON 总线介绍 | 第29-32页 |
·SIGNALTAPII 逻辑分析仪介绍 | 第32-34页 |
·SYSTEM-CONSOLE 调试工具 | 第34-36页 |
·TCL 脚本语言 | 第36-37页 |
·SOPC COMPONENT EDITOR | 第37-38页 |
·以太网管理数据(MDIO)控制器设计与调试 | 第38-45页 |
·以太网管理数据接口 | 第38-39页 |
·以太网管理数据接口 IP 核的设计 | 第39-42页 |
·以太网管理数据 IP 核的测试 | 第42-45页 |
·以太网数据收发控制核设计与调试 | 第45-55页 |
·以太网 GMII 接口总线 | 第45-47页 |
·IEEE802.3 帧格式 | 第47-49页 |
·FCS 序列的生成算法 | 第49-50页 |
·以太网数据收发 IP 核的设计 | 第50-54页 |
·以太网数据收发 IP 核的测试 | 第54-55页 |
·远程程序升级(RSU)模块的设计与调试 | 第55-60页 |
·ALTREMOTE_UPDATE IP 核 | 第55-57页 |
·远程程序升级模块的设计 | 第57-58页 |
·远程程序升级模块的测试 | 第58-60页 |
·远程程序升级(RSU)FPGA 顶层文件的设计 | 第60-63页 |
·PC 机远程程序升级终端软件的设计 | 第63-64页 |
·系统联合测试 | 第64-67页 |
5 结论及展望 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-72页 |
附录 | 第72页 |
A. 作者在攻读硕士学位期间发表的论文目录 | 第72页 |
B. 作者在攻读学位期间参加的科研项目情况 | 第72页 |