基于FPGA的LXI设备精密时钟同步技术研究与实现
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-18页 |
·LXI总线技术概述 | 第8-11页 |
·GPIB | 第8-9页 |
·VXI | 第9页 |
·PXI | 第9-10页 |
·LXI | 第10-11页 |
·LXI仪器分类及特点 | 第11-13页 |
·分类 | 第11-12页 |
·三种触发方式 | 第12-13页 |
·LXI仪器发展现状 | 第13-15页 |
·LXI联盟规模 | 第13页 |
·LXI仪器数量 | 第13-14页 |
·协议版本 | 第14-15页 |
·选题背景和论文工作 | 第15-18页 |
·PTP技术在LXI仪器中的应用现状 | 第15-16页 |
·本论文的工作及意义 | 第16-18页 |
第二章 方案论证与设计 | 第18-30页 |
·同步原理 | 第18-20页 |
·误差分析 | 第20-24页 |
·以太网延迟抖动和不对称性 | 第21-24页 |
·本地时钟偏差 | 第24页 |
·方案设计 | 第24-28页 |
·以太网结构分析 | 第24-27页 |
·系统硬件方案 | 第27-28页 |
·系统软件方案 | 第28页 |
·本章小结 | 第28-30页 |
第三章 硬件电路设计 | 第30-54页 |
·方案总览 | 第30-32页 |
·FPGA核心板电路设计 | 第32-40页 |
·FPGA简介 | 第33-35页 |
·FPGA电源设计 | 第35-37页 |
·FPGA IO资源的充分利用 | 第37-39页 |
·FPGA调试与配置电路设计 | 第39-40页 |
·系统底板电路设计 | 第40-52页 |
·系统总电源管理 | 第40-41页 |
·系统总线与寻址规划 | 第41-44页 |
·MAC层电路设计 | 第44-49页 |
·PHY层电路设计 | 第49-51页 |
·处理器接口 | 第51-52页 |
·设计完成 | 第52页 |
·本章小结 | 第52-54页 |
第四章 PTP IP核设计 | 第54-88页 |
·总逻辑结构 | 第54-55页 |
·ISA接口逻辑设计 | 第55-60页 |
·双端口逻辑设计 | 第55-57页 |
·读写时序分析 | 第57-58页 |
·ISA接口逻辑 | 第58-60页 |
·核心计时器逻辑设计 | 第60-64页 |
·Counter Register | 第61页 |
·AdJust Register | 第61-62页 |
·Load in/out Register | 第62页 |
·Control Register | 第62-63页 |
·Order Register | 第63页 |
·Target Time Register | 第63-64页 |
·ISA接口与核心计时器仿真 | 第64-69页 |
·仿真信号简介 | 第64-65页 |
·仿真注意事项 | 第65-66页 |
·仿真 | 第66-69页 |
·PPS逻辑 | 第69-72页 |
·PPS逻辑设计 | 第69-71页 |
·仿真 | 第71-72页 |
·PTP报文侦听与快照逻辑 | 第72-86页 |
·MII时序分析 | 第72-74页 |
·MII帧格式分析 | 第74-76页 |
·PTP报文侦听逻辑设计 | 第76-82页 |
·PTP报文快照逻辑设计 | 第82-83页 |
·仿真 | 第83-86页 |
·设计完成 | 第86页 |
·本章小结 | 第86-88页 |
第五章 测试软件及测试结果 | 第88-100页 |
·软件总体结构 | 第88-89页 |
·协议解析 | 第89-92页 |
·底层驱动 | 第89-92页 |
·UDP协议 | 第92页 |
·同步机制 | 第92-94页 |
·测试 | 第94-99页 |
·测试网络构建 | 第94-96页 |
·误差测试 | 第96-99页 |
·本章小结 | 第99-100页 |
第六章 结论及后续工作展望 | 第100-102页 |
·结论 | 第100页 |
·后续工作展望 | 第100-102页 |
致谢 | 第102-103页 |
参考文献 | 第103-105页 |
附录A | 第105-107页 |
附录B | 第107-109页 |
附录C | 第109-110页 |