高速电路的信号完整性分析
摘要 | 第1-5页 |
Abstract | 第5-12页 |
第一章 绪论 | 第12-17页 |
·研究背景及意义 | 第12-13页 |
·研究现状 | 第13-15页 |
·本文的主要研究工作以及内容安排 | 第15-17页 |
第二章 信号完整性的基本理论 | 第17-28页 |
·高速电路理论 | 第17-18页 |
·信号完整性含义及其研究方法 | 第18-21页 |
·信号完整性含义 | 第18-19页 |
·信号完整性的研究方法 | 第19-21页 |
·传输线原理 | 第21-26页 |
·传输线的均匀性 | 第21-22页 |
·传输线的特性阻抗 | 第22-23页 |
·传播速度、传播延迟 | 第23-24页 |
·传输线的反射 | 第24-26页 |
·信号完整性、电源完整性及EMC 相互关系 | 第26-27页 |
·本章小结 | 第27-28页 |
第三章 高速互连的信号完整性分析 | 第28-39页 |
·微带线信号完整性分析 | 第28-31页 |
·不连续性信号完整性分析 | 第31-38页 |
·走线拐弯 | 第31-33页 |
·走线宽度跳变 | 第33-35页 |
·过孔 | 第35-38页 |
·本章小结 | 第38-39页 |
第四章 串扰及不完整地平面分析 | 第39-56页 |
·单端互连线串扰 | 第39-49页 |
·串扰理论分析 | 第39-42页 |
·单端互连线串扰仿真分析 | 第42-46页 |
·微带线中间铺设地线对串扰的抑制 | 第46-49页 |
·不完整地参考面 | 第49-54页 |
·开槽地参考面 | 第49页 |
·不完整地参考面对串扰的影响 | 第49-53页 |
·数字地和模拟地隔离缝隙对串扰的影响 | 第53-54页 |
·串扰特点小结与PCB 抑制串扰设计方法 | 第54-55页 |
·本章小结 | 第55-56页 |
第五章 同步开关噪声分析 | 第56-66页 |
·同步开关噪声及其常见抑制方法 | 第56-57页 |
·同步开关噪声分析 | 第56页 |
·减小同步开关噪声的常见办法 | 第56-57页 |
·电磁带隙结构对同步开关噪声的抑制 | 第57-65页 |
·电磁带隙结构简介 | 第57-58页 |
·EBG 抑制SSN 的原理 | 第58-59页 |
·仿真及结果说明 | 第59-65页 |
·本章小结 | 第65-66页 |
第六章 总结与展望 | 第66-68页 |
·论文总结 | 第66页 |
·今后工作的展望 | 第66-68页 |
参考文献 | 第68-72页 |
致谢 | 第72-73页 |
在学期间的研究成果及发表的学术论文 | 第73页 |